13.56MHZ刷卡芯片CI521兼容cv520/ci520支持A卡B卡MIFARE协议

CI521是一款高度集成的13.56MHZ刷卡芯片,pin对pin兼容CV520无需软硬件修改,支持A/B/MIFAR卡协议

简介
Ci521是一个高度集成的,工作在13.56MHz的非接触式读写器芯片,阅读器支持ISO/IEC 14443 A/B/MIFARE。 
无需外围其他电路,Ci521的内部发送器可驱动读写器天线与ISO/IEC 14443 A/B/MIFARE卡和应答机通信。接收器模块提供一个强大而高效的电路,用以解调译码ISO/IEC 14443 A/B/MIFARE 兼容卡及应答机信号。数字模块处理完整的
ISO/IEC 14443 A/B帧和错误检测功能(奇偶和CRC)。 Ci521支持MIFARE产品。Ci521支持非接触式通信,与MIFARE系列双向通信速率高达848kBd。 Ci521提供SPI(串行外设接口)主机接口。

参数和特性

  1. 高度集成的模拟电路,解调和译码响应 
  2. 带缓冲的输出驱动器,使用最少的外围元件与天线连接 
  3. 支持ISO/IEC 14443 A/B/MIFARE 
  4. 读写器模式的操作距离取决于天线的尺寸和圈数, 典型操作距离为50mm, 
  5. 读写器模式下支持MIFARE系列卡 
  6. 支持ISO/IEC 14443 A/B/Mifare更高速率通信,最高达848kBd 
  7. 支持SPI接口,通信速率高达10Mbit/s 
  8. 64字节发送和接收FIFO缓冲区 
  9. 灵活的中断模式 
  10. 低功耗硬复位功能 
  11. 软件掉电模式 
  12. 可编程定时器 
  13. 内部振荡器,连接27.12MHz石英晶体 
  14. 2.3V至3.6V供电电压 
  15. CRC协处理器 

接口
串行外设接口(兼容SPI)支持与主机高速通信,最高可达10Mbit/s。当与主机通信时,Ci521作为从机,接收主机的寄存器配置以及发送或接收RF接口相关的通信数据。兼容SPI的接口实现Ci521和微控制器间的高速串行通信。该接口协议与SPI标准一致。 
SPI通信时Ci521作为从机,SPI时钟必须由主机产生。MOSI和MISO上的数据均为MSB在前,数据必须在时钟的上升沿时保持稳定,在下降沿时可修改。Ci521在时钟下降沿时提供数据,上升沿时保持稳定。 

典型应用案例

封装图

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值