【教程】数电基础与Verilog设计(二)

本文为明德扬原创及录用文章,转载请注明出处!
作者:轩工

四、时序逻辑电路
4.1 概述
在这里插入图片描述

4.2 D型锁存器
4.2.1 工作原理
在这里插入图片描述

4.2.2 行为建模
在这里插入图片描述

4.2.3 避免锁存器
在这里插入图片描述

4.3 D型触发器
4.3.1 工作原理
在这里插入图片描述
在这里插入图片描述

4.3.2 复位/置位D型触器
在这里插入图片描述

4.3.3 行为建模
在这里插入图片描述

4.4 寄存器
4.4.1 工作原理
在这里插入图片描述

4.4.2 行为建模
在这里插入图片描述
在这里插入图片描述

4.5 移位寄存器

4.5.1 工作原理
在这里插入图片描述

4.5.2 行为建模
在这里插入图片描述

4.6 计数器
4.6.1 工作原理
在这里插入图片描述

4.6.2 行为建模
在这里插入图片描述

4.6.3 时序分析
在这里插入图片描述

4.7 状态机
4.7.1 概述
在这里插入图片描述

4.7.2 SFC
在这里插入图片描述

4.7.3 状态机描述
在这里插入图片描述

4.7.4 状态机实现
在这里插入图片描述

4.7.5 状态机图示
在这里插入图片描述

五、算术运算电路
5.1 加法器

5.1.1 半加器工作原理
在这里插入图片描述

5.1.2 半加器行为建模
在这里插入图片描述

5.1.3 1位全加器工作原理
在这里插入图片描述

5.1.4 1位全加器行为建模
在这里插入图片描述

5.1.5 1位全加器行图示
在这里插入图片描述

5.2 减法器

5.2.1 原码
在这里插入图片描述

5.2.1 补码
在这里插入图片描述

  • 0
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值