自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(5)
  • 收藏
  • 关注

原创 ultrascale+ MPSOC板卡使用一些非程序的千奇百怪的阻碍(驱动、引脚、安装等等)

ZYNQ Ultrascale+MPSOC使用报错

2024-05-28 17:16:12 437

原创 硬件学习记录

当设置信号发生器内阻Rs为50Ω时,面板上输出幅度X时,实际的物理层输出幅度为2X。当示波器选择50Ω检测,根据分压原理,测到的幅度为X;当示波器选择高阻检测,测到的为信号源电压2X。首先,所涉及到的电路如下图所示,Vs为信号源,内阻为Rs,Vo为示波器示数,RL为设置的示波器内阻。所以,当测量一个完整的电路里面某两点之间的电压时,示波器应当选择高阻测量。1.为什么示波器观察到的波形幅度是信号发生器输出波形的幅度的两倍?

2024-04-16 14:52:05 189

原创 使用ISE时遇到的问题及报错整理

学习记录

2024-03-27 09:03:32 692

原创 FPGA外部时钟接入

这时,综合仍然会报错:Place:1153 - A clock IOB / BUFGCTRL clock component pair have been found that are not placed at an optimal clock IOB / BUFGCTRL site pair…这样的方式可以将error改成warning,综合通过。adc_dco_bufg 为处理完成的时钟信号。adc_dco_p/n 为输入的差分信号。

2024-03-10 10:42:48 648 1

原创 fast-reid cpu上复现

fast-reid目标追踪

2021-12-09 18:47:22 2131 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除