关于计算机组成原理中的高速缓存cache

一、cache的构成:

cache一般由SRAM(静态随机存取存储器)构成,但是由于SRAM的电路比较复杂,集成度比较低,对于一些小芯片来说,不是特别匹配,所有决定了cache的大小不可能很大(几K~几M不等),SRAM由于电路原因,因为没有电容的原因,所以不需要经常性的给电容充电,所以访问速度比较快,。DRAM只有一个电容和一个mos管,比较简单,集成度高,成本低,所以可以适合做大容量的存储元件(主存RAM的主要构成)但是由于有电容的原因,需要经常性的给电容充电,所以就导致了,和CPU之间的存取速度不可能很快。

https://blog.csdn.net/stpeace/article/details/78307149

二、工作原理:

了解原理之前,需要先补充一个概念:

假设一个设备的主存大小是1MB,cache的大小是4KB,主存的1MB会分成1024KB大小的块(1KB为一个块),每次当CPU访问主存时,就会把被访问的指令所在的块复制一份放到cache,例:CPU访问一个指令,这个指令在第一个块的第三行,此时CPU会把整个块都会放到cache,因为cache是由SRAM构造,速度比较快,这样就方便了以后再次执行该指令,可以直接去cache找,从而提高了效率。

  CPU首先从内存中执行程序,然后执行完之后,就立刻把从主存中执行的指令所在块复制一份放到了cache,因为CPU的速度很快,主存的读写速度慢,所以把主存中的数据复制一份放到cache中能够提高效率

为什么要把整个块都放到cache呢?这个就要从代码执行的角度来思考了。

空间局部性

举个例子,比如一个建筑工人想把一车砖头砌成竖着的一条条,你砌完最下面的一个砖头后,肯定要砌紧挨着的另一个砖头,以此往复,计算机在执行这一行指令时(假定是第一行),则执行第二行的指令的概率肯定要比其它的指令的概率大,所以把该指令所在的块全部放在cache的目的也是为了执行的更快速。

时间局部性

由于程序中有循环的概念即while,所以这次执行的代码,未来的短时间内可能还会继续执行,所以把该指令所在的块全部放在cache的目的也是为了执行的更快速。

  • 5
    点赞
  • 9
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值