- 博客(5)
- 收藏
- 关注
原创 Cache控制器设计
Cache控制器设计一、 实验目的(1)认识和掌握Cache控制器的原理及其设计方法;(2)掌握Cache控制器的实现方法,代码实现方法。 二、实验内容本实验要求采用直接相联地址变换,实现Cache(数据Cache)及其地址变换逻辑(也叫Cache控制器)。CPU从Cache读数据,读到就送CPU,若读不到,还必须考虑先从主存中读取数据,然后再将数据写到Ca
2016-06-07 23:22:00 5812 1
原创 c++编写简易mips编译器
由于在写计组实验时,需要首先将mips语句转换为二进制机器码,在没有编译器的辅助之下,只能一句一句对着码表,手动编译二进制机器码。一个不小心就会出错,出错了还很难找出错误的地方,有时还需要重新编译一遍。因此,决定用c++实现一个简易的mips编译器,能编译基本的需要的mips语句为32位字长的二进制机器码。
2016-05-30 22:23:18 9710 3
转载 C++文件读写详解(ofstream,ifstream,fstream)
本文转自http://blog.csdn.net/kingstar158/article/details/6859379在看C++编程思想中,每个练习基本都是使用ofstream,ifstream,fstream,以前粗略知道其用法和含义,在看了几位大牛的博文后,进行整理和总结:这里主要是讨论fstream的内容:#include ofstream
2016-05-30 21:35:03 992
原创 多周期cpu设计与实现
多周期cpu设计与实现 1、原理: 多周期CPU指的是将整个CPU的执行过程分成几个阶段,每个阶段用一个时钟去完成,然后开始下一条指令的执行,而每种指令执行时所用的时钟数不尽相同,这就是所谓的多周期CPU。CPU在处理指令时,一般需要经过以下几个阶段: (1) 取指令(IF):根据程序计数器pc中的指令地址,从存储器中取出一条指令,同时,pc根据指令字长度自动递
2016-05-23 21:52:09 15738
原创 单周期cpu设计与实现
前两周终于把计组第二个实验完成,单周期cpu设计与实现。环境用的是ise14.7,也许是不兼容的问题,导致写着写着代码突然间就秒退了,一度弄得人都要炸了。
2016-05-02 17:44:42 15883 4
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人