EDA
文章平均质量分 74
Lower_Lamb
开心就好啦
展开
-
3-8译码器的设计
问题解决1.编写程序后编译有错误:使用#在语句前忽略错误。2.实验原理不太清楚:课下要好好看看原理。3.文件名必须与VHDL文件中的设计实体名保持一致。4.思考软件仿真时输入信号应如何设置?: 在修改时钟信号的地方,可选时间和频率选项,而频率的选项在时间下面,容易忽视,选完频率后,就可以继续设置了。5.在设置引脚时,一定要看电路板,以及电路图,找对各个输入输出接口对应的芯片引脚。原创 2015-10-18 14:14:42 · 14023 阅读 · 0 评论 -
BCD-七段数码管显示译码器
问题及解决1.要好好看看工作原理。2.文件名必须与VHDL文件中的设计实体名保持一致。总结:我个人感觉操作的规范化比较重要,如果操作不规范不仅使操作步骤繁琐,也有可能带来错误。其次是理解代码含义,了解BCD-七段数码管显示译码器的作用,清楚共阴极,共阳极的差别。应该可以比较顺利完成任务。原创 2015-10-18 14:28:45 · 119393 阅读 · 3 评论 -
十进制计数器的设计
十进制计数器的设计总结:虽然在功能上完全实现了课题的要求,即实现了十进制计数器的设计的全部要求,但是相应的不足之处还应该考虑到。虽然是细节问题,但往往可以决定成败,试着理解程序。原创 2015-10-20 18:50:53 · 18117 阅读 · 0 评论 -
八选一数据选择器
文件名必须与VHDL文件中的设计实体名保持一致。总结:这次课程设计虽然在功能上完全实现了课题的要求,即实现了八选一数据选择器的全部要求,但是相应的不足之处还应该考虑到。怎样更好地布局以及连线,使整个电路图不至于杂乱无章等等问题,虽然是细节问题,但往往可以决定成败,这些问题都应该引以为戒并作为以后设计相关电路时的参考。原创 2015-10-19 21:56:05 · 67126 阅读 · 2 评论 -
数控分频器的设计
数控分频器的设计文件名必须与VHDL文件中的设计实体名保持一致。总结:这次课程设计虽然在功能上完全实现了课题的要求,即实现了8位二进制全加法器的设计的全部要求,但是相应的不足之处还应该考虑到。虽然是细节问题,但往往可以决定成败,试着理解程序。原创 2015-10-20 18:59:26 · 8277 阅读 · 0 评论 -
十进制计数器的设计
十进制计数器的设计文件名必须与VHDL文件中的设计实体名保持一致。总结:这次课程设计虽然在功能上完全实现了课题的要求,即实现了数据比较器的全部要求,但是相应的不足之处还应该考虑到。虽然是细节问题,但往往可以决定成败,试着理解程序。原创 2015-10-19 22:04:43 · 10443 阅读 · 1 评论 -
三位BCD计数器的设计
三位BCD计数器的设计文件名必须与VHDL文件中的设计实体名保持一致。总结:这次课程设计虽然在功能上完全实现了课题的要求,即实现了三位BCD计数器的设计的全部要求,但是相应的不足之处还应该考虑到。虽然是细节问题,但往往可以决定成败,试着理解程序。原创 2015-10-22 20:29:49 · 8471 阅读 · 1 评论