FPGA通常使用内部的SRAM存储
配置数据,但SRAM是易失性的,也就是说当
FPGA掉电后其中存储的
配置数据就会丢失。那么,如果解决这个问题呢?这就需要
FPGA在上电后从
某一个地方重新获取
配置数据。这些
配置数据如何放入到
FPGA的SRAM中呢?使用
JTAG方式配置就是其中的一种方法,其它的方法包括
主动的串/并行配置、被动的串/并行配置等。那么,由谁来
配置
FPGA呢?这就需要或者在外部使用一个
配置控制器(例如微处理器),或者将
配置数据存储在外部非易失性的存储器(EPROM、FLASH等)中。
关于这些方式的具体实现,各个 FPGA厂家可能稍微有些不同,这就需要参考相应的DataSheet了。
关于这些方式的具体实现,各个 FPGA厂家可能稍微有些不同,这就需要参考相应的DataSheet了。