个人总结
战斗机上的飞行员
作风优良,能打胜仗,不畏惧,不退缩。
展开
-
计算机结构中的冯诺依曼结构、哈佛结构、改进型哈佛结构
冯诺依曼结构 冯·诺依曼结构,又称为普林斯顿体系结构,是一种将程序指令存储器和数据存储器合并在一起的存储器结构。取指令和取操作数都在同一总线上,通过分时复用的方式进行. 缺点是在高速运行时,不能达到同时取指令和取操作数,从而形成了传输过程的瓶颈。由于程序指令存储地址和数据存储地址指向同一个存储器的不同物理位置,因此程序指令和数据的宽度相同。哈佛结构 哈佛结构是一种将程序指令存储和数据存储分开的存储器结构,它的主要特点是将程序和数据存储在不同的存储空间中,即程序存储器和数据...原创 2020-07-01 20:12:18 · 1206 阅读 · 3 评论 -
verilog中generate语句的用法
generate为verilog中的生成语句,当对矢量中的多个位进行重复操作时,或者当进行多个模块的实例引用的重复操作时,或者根据参数的定义来确定程序中是否应该包含某段Verilog代码的时候,使用生成语句能大大简化程序的编写过程。Verilog-2001添加了generate循环,允许产生module和primitive的多个实例化,generate语句的最主要功能就是对module、re...原创 2019-11-07 16:16:46 · 5763 阅读 · 1 评论 -
Verilog学习笔记基本语法篇-运算符
Verilog HDL的语言的运算符的范围很广,按照其功能大概可以分为以下几类:(1)算术运算符+,-,*,/,% (2)赋值运算符=,<= (3)关系运算符> ,<,>=,<=(4)逻辑运算符...原创 2019-10-28 10:52:40 · 737 阅读 · 0 评论 -
FPGA设计过程中的心得总结与经验
一、跨时钟域处理在进行FPGA设计过程中,经常会遇到跨时钟域问题,若由快时钟域向慢时钟域进行转换时,需先把快时钟域的信号进行拉长处理,再进行慢时钟域的跨越,处理方法如下:usr_clk_w 频率 > sclk 频率reg f_start = 0;reg [2:0] f_start_cnt;always @(posedge usr_clk_w)begin...原创 2019-07-06 10:40:09 · 2085 阅读 · 0 评论 -
AI芯片面试总结
基础书籍有哪些?重点章节以及概念?计算机体系结构---量化研究方法;计算机组成与设计---软硬件接口;deep learning 深度学习;python;CMOS数字集成电路面试中可能会遇到的知识点建立保持时间 / 亚稳态如何产生及解决 / 竞争冒险产生及解决 /低功耗设计 /时钟歪斜和抖动 及产生原因 / 同步异步的概念 / 同步复位异步复位 / 异步复位...原创 2019-08-26 09:54:38 · 16228 阅读 · 3 评论