信号完整性相关

1.信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的。
2.传输线(TransmissionLine):由两个具有一定长度的导体组成回路的连接线,我们称之为传输线,有时也被称为延迟线。
3.集总电路(Lumped circuit):在一般的电路分析中,电路的所有参数,如阻抗、容抗、感抗都集中于空间的各个点上,各个元件上,各点之间的信号是瞬间传递的,这种理想化的电路模型称为集总电路。
4.分布式系统(DistributedSystem):实际的电路情况是各种参数分布于电路所在空间的各处,当这种分散性造成的信号延迟时间与信号本身的变化时间相比已不能忽略的时侯,整个信号通道是带有电阻、电容、电感的复杂网络,这就是一个典型的分布参数系统。
5.上升/下降时间(Rise/Fall Time):信号从低电平跳变为高电平所需要的时间,通常是量度上升/下降沿在10%-90%电压幅值之间的持续时间,记为Tr。
6.截止频率(Knee Frequency):这是表征数字电路中集中了大部分能量的频率范围(0.5/Tr),记为Fknee,一般认为超过这个频率的能量对数字信号的传输没有任何影响。
7.特征阻抗(Characteristic Impedance):交流信号在传输线上传播中的每一步遇到不变的瞬间阻抗就被称为特征阻抗,也称为浪涌阻抗,记为Z0。可以通过传输线上输入电压对输入电流的比率值(V/I)来表示。
8.传输延迟(Propagation delay):指信号在传输线上的传播延时,与线长和信号传播速度有关,记为tPD。
9.微带线(Micro-Strip):指只有一边存在参考平面的传输线。
10.带状线(Strip-Line):指两边都有参考平面的传输线。
11.趋肤效应(Skin effect):指当信号频率提高时,流动电荷会渐渐向传输线的边缘靠近,甚至中间将没有电流通过。与此类似的还有集束效应,现象是电流密集区域集中在导体的内侧。
12.反射(Reflection):指由于阻抗不匹配而造成的信号能量的不完全吸收,发射的程度可以有反射系数ρ表示。
13.过冲/下冲(Over shoot/under shoot):过冲就是指接收信号的第一个峰值或
谷值超过设定电压——对于上升沿是指第一个峰值超过最高电压;对于下降沿是指第一个谷值超过最低电压,而下冲就是指第二个谷值或峰值。
14.振荡:在一个时钟周期中,反复的出现过冲和下冲,我们就称之为振荡。振荡根据表现形式可分为振铃(Ringing)和环绕振荡,振铃为欠阻尼振荡,而环绕振荡为过阻尼振荡。
匹配(Termination):指为了消除反射而通过添加电阻或电容器件来达到阻抗一致的效果。因为通常采用在源端或终端,所以也称为端接。
15.串扰:串扰是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的电压噪声干扰,这种干扰是由于传输线之间的互感和互容引起的。
信号回流(Return current):指伴随信号传播的返回电流。
16.自屏蔽(Self shielding):信号在传输线上传播时,靠大电容耦合抑制电场,靠小电感耦合抑制磁场来维持低电抗的方法称为自屏蔽。
17.前向串扰(Forward Crosstalk):指干扰源对牺牲源的接收端产生的第一次干扰,也称为远端干扰(Far-end crosstalk)。
18.后向串扰(Forward Crosstalk):指干扰源对牺牲源的发送端产生的第一次干扰,也称为近端干扰(Near-end crosstalk)。
19.屏蔽效率(SE):是对屏蔽的适用性进行评估的一个参数,单位为分贝。
吸收损耗:吸收损耗是指电磁波穿过屏蔽层被吸收的能量损耗.反射损耗:反射损耗是指由于屏蔽的内部反射导致的能量损耗的数量,他随着波阻和屏蔽阻抗的比率而变化。
21.校正因子:表示屏蔽效率下降的情况的参数,由于屏蔽物吸收效率不高,其内部的再反射会使穿过屏蔽层另一面的能量增加,所以校正因子是个负数,而且只使用于薄屏蔽罩中存在多个反射的情况分析。
22.差模EMI:传输线上电流从驱动端流到接收端的时候和它回流之间耦合产生的EMI,就叫做差模EMI。
23.共模EMI:当两条或者多条传输线以相同的相位和方向从驱动端输出到接收端的时候,就会产生共模辐射,既共模EMI。
24.发射带宽:即最高频率发射带宽,当数字集成电路从逻辑高低之间转换的时候,输出端产生的方波信号频率并不是导致EMI的唯一成分。该方波中包含频率范围更宽广的正弦谐波分量,这些正弦谐波分量是工程师所关心的EMI频率成分,而最高的EMI频率也称为EMI的发射带宽。
25.电磁环境:存在于给定场所的所有电磁现象的总和。
27.电磁干扰:电磁骚扰引起设备、传输通道和系统性能的下降。
28.电磁兼容性:设备或者系统在电磁环境中能正常工作且不对该环境中任何事物构成不能承受的电磁骚扰的能力。
29.系统内干扰:系统中出现由本系统内部电磁骚扰引起的电磁干扰。
30.系统间干扰:有其他系统产生的电磁干扰对一个系统造成的电磁干扰。
1.静电放电:具有不同静电电位的物体相互接近或者接触时候而引起的电荷转移。
32.建立时间(Setup Time):建立时间就是接收器件需要数据提前于时钟沿稳定存在于输入端的时间。
33.保持时间(Hold Time):为了成功的锁存一个信号到接收端,器件必须要求数据信号在被时钟沿触发后继续保持一段时间,以确保数据被正确的操作。这个最小的时间就是我们说的保持时间。
34.飞行时间(Flight Time):指信号从驱动端传输到接收端,并达到一定的电平之间的延时,和传输延迟和上升时间有关。
35.Tco:是指器件的输入时钟边缘触发有效到输出信号有效的时间差,这是信号在器件内部的所有延迟总和,一般包括逻辑延迟和缓冲延迟。缓冲延迟(buffer delay):指信号经过缓冲器达到有效的电压输出所需要的时间
37.时钟抖动(Jitter):时钟抖动是指时钟触发沿的随机误差,通常可以用两个或多个时钟周期之间的差值来量度,这个误差是由时钟发生器内部产生的,和后期布线没有关系。
38.时钟偏移(Skew):是指由同样的时钟产生的多个子时钟信号之间的延时差异。
39.假时钟: 假时钟是指时钟越过阈值(threshold)无意识地改变了状态(有时在VIL 或VIH之间)。通常由于过分的下冲(undershoot)或串扰(crosstalk)引起。
40.电源完整性(PowerIntegrity): 指电路系统中的电源和地的质量。
41.同步开关噪声(Simultaneous Switch Noise):指当器件处于开关状态,产生瞬间变化的电流(di/dt),在经过回流途径上存在的电感时,形成交流压降,从而引起噪声,简称SSN。也称为Δi噪声。
42.地弹(Ground Bounce):指由于封装电感而引起地平面的波动,造成芯片地和系统地不一致的现象。同样,如果是由于封装电感引起的芯片和系统电源差异,就称为电源反弹(Power Bounce)。

第1章 高速数字系统设计的信号完整性分析导论 7 1.1. 基本概念 7 1.2. 理想的数字信号波形 7 理想的TTL数字信号波形 7 1.2.2. 理想的CMOS数字信号波形 7 1.2.3. 理想的ECL数字信号波形 8 1.3. 数字信号的畸变(或信号不完整) 8 1.3.1. 地线电阻的电压降的影响——地电平(0电平)直流引起的低电平提高 8 1.3.2. 信号线电阻的电压降的影响 8 1.3.3. 电源线电阻的电压降的影响 10 1.3.4. 转换噪声 11 串扰噪声 11 1.3.6. 反射噪声 12 1.3.7. 边沿畸变 12 1.4. 研究的目的 13 1.4.1. 降低产品成本(略) 13 1.4.2. 缩短研发周期,降低开发成本(略) 13 1.4.3. 提高产品性能(略) 13 1.4.4. 提高产品可靠性 13 1.5. 研究领域 14 1.5.1. 各种电路工作原理(略) 14 1.5.2. 各种电路噪声容限(略) 14 1.5.3. 各种电路在系统中的噪声(略) 14 1.5.4. 系统各部件的频率特性(略) 14 1.5.5. 信号传输(略) 14 1.5.6. 信号延迟(略) 14 1.5.7. PCB结构设计(略) 14 1.5.8. 电源分配设计(略) 14 1.5.9. 地、电源滤波(略) 14 1.5.10. 热设计(略) 14 1.6. 研究手段 14 1.6.1. 物理实验验证(略) 14 1.6.2. 数学模型计算(略) 14 1.6.3. 软件模拟分析(略) 14 1.6.4. 经验规则估计 14 第2章 数字电路工作原理 15 2.1. 数字电路分类 15 2.1.1. GaAs(砷化钾)速度快,但功耗大,制作原料剧毒,未成熟使用; 15 2.1.2. 硅:使用极为广泛,处于不断发展中; 15 2.2. 基本结构和特点 17 TTL 17 2.2.2. CMOS速度接近于TTL,功耗小,单元尺寸小,适合于大规模集成 17 2.2.3. LVDS:低电压数字系统 17 2.2.4. ECL(PECL) 18 2.3. 电路特性 19 2.3.1. 转换特性 19 2.3.2. V/I特性:电压与电流之间的关系特性曲线 20 2.3.3. 热特性及寿命 23 2.3.4. 直流噪声容限NMDC 24 2.3.5. 交流噪声容限NMAC 24 2.4. 电路互连 25 2.4.1. 工作电压:器件工作时,施加于器件电源脚上的电压 25 2.4.2. 逻辑电平范围 25 2.4.3. 噪声(N) 25 2.5. 电路选型基本原则 27 2.5.1. 采用标准器件 27 2.5.2. 够用原则,不追求高性能 27 2.5.3. 尽可以减少品种和类型。 27 第3章 传输线理论 28 3.1. 基本概念 28 3.2. 传输线基本特性: 29 3.2.1. 传输线特性阻抗 30 3.2.2. 传输线的时间延迟 32 3.3. 传输线的分类 33 3.3.1. 非平衡式传输线 33 3.3.2. 平衡式传输线 34 3.4. 常用传输线 35 3.4.1. 圆导线 35 3.4.2. 微带线 36 3.4.3. 带状线 36 3.5. 反射和匹配 37 3.5.1. 反射系数 37 3.5.2. 反射的计算: 38 3.5.3. 传输线的临界长度 41 3.5.4. 终端的匹配和端接 41 3.6. 串扰:串扰模型图如下 43 3.7. 负载效应 44 3.7.1. 直流负载和交流负载 44 3.7.2. 最小间隔 44 3.7.3. 集中负载 45 3.7.4. 分布负载 45 径向负载 45 3.8. 负载驱动方式 45 3.8.1. 点对点 45 串推 45 3.8.3. 星型 46 扇型 46 3.9. 传输线损耗和信号质量 46 3.9.1. 集肤效应 46 3.9.2. 邻近效应 46 3.9.3. 辐射损耗 47 3.9.4. 介质损耗 47 第4章 直流电源分布系统设计 48 4.1. 基本概念 48 4.1.1. 电源分布系统 48 4.1.2. 平面 48 4.1.3. 平面(Plane)为电流回路提供最低阻抗回路 48 4.2. 设计目标 48 4.2.1. 为数字信号提供稳定的电压参考; 48 4.2.2. 为逻辑电路提供低阻抗的接地连接; 48 4.2.3. 为逻辑电路提供低阻抗的电源连接; 48 4.2.4. 为电源和地提供低交流阻抗的通路; 48 4.2.5. 为数字逻辑电路工作提供电源 49 4.3. 一般设计规则 50 4.4. 多层板的叠层结构 51 4.4.1. 叠层结构的设计主要考虑以下因素 51 4.4.2. 在高速数字设计中的一般规则是 51 4.5. 电流回路 52 4.5.1. 基本概念 52 4.5.2. 环路面积 53 4.5.3. 参考平面的开槽 53 4.5.4. 连接器的隔离盘 53 4.6. 去耦电容极其应用 54 4.6.1. 去耦电容 54 4.6.2. 低频大容量去耦电容(BULK) 55 4.6.3. 高频去耦电容 56 4.6.4. 多层片式陶瓷电容的材料选择 58 4.6.5. 表面贴装电容的布局和布线 58 4.6.6. 多层印制板中的平面电容 59 4.6.7. 埋入式电容 59 4.7. 噪声抑制 61 4.7.1. 系统电源变化 61 4.7.2. 系统电源的电位差 61 4.7.3. 系统逻辑地的电位差 61 4.7.4. 地电平抖动 61
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值