S3C2440时钟详解

25 篇文章 1 订阅
本文详细介绍了S3C2440处理器中FLCK、HLCK、PLCK三个时钟的分频设置,强调了它们1:4:8的比例关系,以及如何通过CLKDIVN寄存器进行配置。当CLKDIVN设为0x5且CAMDIVN[9]为0时,确保了时钟的正确分频。
摘要由CSDN通过智能技术生成
S3C2440的时钟

ADS1.2中关于时钟的C代码:
ChangeMPllValue((mpll_val>>12)&0xff, (mpll_val>>4)&0x3f, mpll_val&3);

ChangeClockDivider(key, 12);  

 

1)FLCK、HCLK和PCLK的关系
          S3C2440有三个时钟FLCK、HCLK和PCLK。s3C2440官方手册上说P7-8写到:FCLK is used by ARM920T,
HCLK is used for AHB bus, which is used by the ARM920T, the memory controller, the interrupt controller, the LCD controller, the DMA and USB host block. 也就是总线时钟,包括USB时钟。
PCLK is used for APB bus, which is used by the per
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值