ARMv7架构对于非对齐访问的支持

ARMv7架构从V6开始支持非对齐访问,但存在条件限制。处理器需配置SCTRL.A寄存器为0,且访问指令和内存类型有限制。非对齐访问可能导致性能下降或异常,现代编译器虽尽量避免,但在特定操作如指针转换时仍可能出现。支持非对齐访问增加了硬件复杂度,但在某些场景下是必要的。
摘要由CSDN通过智能技术生成

ARMv7架构对于非对齐访问的支持

1、 非对齐访问

处理器访存指令所发出的内存地址如果不是被访问的数据类型位宽的整数倍,称为非对齐访问。处理器访存指令支持字节访问(8bit),半字访问(16bit),字访问(32bit),双字访问(64bit)等,处理器的存储空间最小单位为字节,因此除了字节访问,其余访存指令均存在非对齐访问可能性。对于处理器硬件而言是否支持非对齐,如果出现非对齐访问时如何操作,需要有明确的规定。
以字访问为例,LDR指令要求地址必须是0x0,0x4,0x8,0xC,…,如果访存地址为0x3,就称之为非对齐访问。如果处理器架构支持非对齐访问,则正确的行为是获得0x3,0x4,0x5,0x6四个字节地址的数据按照大小端规则拼成一个32bit,字数据。对于硬件而言,这种非对齐访问可能会映射为两次访存操作及拼接操作,第一次取出0x0 - 0x3,第二次取出0x4~0x7,然后拼接为32bit数据。显然支持非对齐访问,会增大访存的逻辑设计复杂度,同时也会降低访存性能,这也就解释了不是所有处理器架构都支持该特性。如果处理器架构不支持非对齐访问,则一般会触发访存异常,由中断程序负责处理,即软件支持非对齐访问。

现代C编译器通常遵循内存对齐原则,会极大程度上避免非对齐情况的产生,但是再进行指针转换操作时,容易产生非对齐访问。正如前面所说,字节访问不存在非对齐访问,当将字节访问地址赋值给字访问地址,很大概率上就会出现非对齐访问。还有一种情况时,我们对于存储空间要求极高或是数据实际是一个超长位宽,这时候就必须支持非对齐访问。

2、 ARMv7架构对于非对齐访问的限制

ARM从V6架构开始硬件支持非对齐访问,访问仍然存在限制。
ARMV7架构支持非对齐访问条件:

  • SCTRL.A寄存器必须配置为0
  • 只有部分访存指令支持非对齐访问
  • 所访问的地址空间存储器类型不能为Strongly-order或device Memory
  • 编译器使能非对齐访问

DDI0406C_d
DDI0406C_d

  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值