Chiplet技术与汽车芯片(二)

本文探讨了芯粒技术如何通过提升芯片良率、设计灵活性和建立标准生态,优化汽车电子架构。它有望通过集成不同功能模块,减少通信延迟,并实现功能域隔离,对中央计算平台的演进具有重要影响。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

目录

1.回顾

2.Chiplet的优势

2.1 提升芯片良率、降本增效

2.2 设计灵活,降低设计成本

2.3 标准实行,构建生态

3.Chiplet如何上车


1.回顾

上一篇,我们将来芯粒到底是什么东西,本篇我们来看芯粒技术的优势,以及它是如何上车的?

2.Chiplet的优势

2.1 提升芯片良率、降本增效

随着汽车电子电气架构的演进,对于单颗芯片的算力需求也越来越大,同时芯片的die面积也越来越大。而面积的增加无疑会导致芯片良率降低。

Chiplet封装技术将SOC不同功能分解成独立的小芯粒,以此减小单颗Die的面积,从而达到提升芯片良率;并由于把功能分发到不同芯粒中,可以根据芯粒的实际需要来选择工艺制程,分开制造,最后再通过先进封装技术集成组装,形成系统芯片。

2.2 设计灵活,降低设计成本

由于芯粒可以独立设计和组装,因此芯片设计厂商可以根据实际需要来选择不同规格甚至不同供应商的芯粒进行组合,提高了芯片设计的灵活性;并且制造商可以依赖于预定好的芯片工具箱来设计新产品,缩短芯片的上市时间。

2.3 标准实行,构建生态

2022 年 3 月 3 日,AMD、ARM、Intel、台积电等半导体巨头宣布共同成立 Chiplet 行业联盟,目标共同打造Die2Die的Chiplet互联标准,并在制定推行了UCIe(通用 Chiplet Interconnect Express),在芯片封装层面确立互联互通的高速接口标准。

正如AUTOSAR对于汽车基础软件,UCIe对于Chiplet同样意义重大,可以帮助设计人员加深理解,加快开发设计进度。

3.Chiplet如何上车

很明显,Chiplet技术会在整车电子电气架构演进到中央计算平台后大放异彩。

当前基于域内集成的架构仍由多颗SoC和MCU共同组成,一旦演进到中央计算平台,汽车主控芯片势必由MCU向SOC异构芯片演进。

我有这样一个猜想:以蔚来最新的中央计算平台ADAM为例,该控制器集成了1颗高通骁龙8295、4个英伟达Orix X智驾芯片;而这几颗芯片基本都会采用PCIe进行通信,因此如果能使用Chiplet技术,将上述CPU、GPU等集成到一颗芯片,使用UCIe进行通信,那么通信延迟是否能得到极大缓解;进一步,如果再将整车功能按不同功能安全和信息安全等级要求,分别设计到不同的Die里,从而就可以实现功能域的有效物理隔离。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

CyberSecurity_zhang

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值