![](https://img-blog.csdnimg.cn/20201014180756926.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
交换机
han_better
新工作忙死了,希望能坚持写博客
展开
-
电口和光口
电口是指服务器或者交换机等设备上的RJ-45等各种双绞线接口(有时也会包含同轴电缆端口)。主要是以电作为信息的承载介质,适用于短距离传输的小型企业。光口是指服务器或者交换机等设备上的SFP等各种千兆光纤接口。其是以光作为信息的承载介质,适用于远距离传输的中大型企业。光口分为SFP、SFP+、SFP28、QSFP+、QSFP28等,分别对应1G SFP光模块、10G SFP+ 光模块、25G SFP28 光模块、40G QSFP+ 光模块、100G QSFP28 光模块等。如下图,新华三S6805-54原创 2021-11-23 10:08:39 · 3916 阅读 · 0 评论 -
华三设备常用命令
按Ctrl+Z从任意非用户视图返回用户视图在命令行输入过程中,可以输入?以获得对应命令的提示输入不完整的关键字后按下Tab键,系统自动补全关键字快捷键:CTRL+A:将光标移动到当前行的开头CTRL+B:将光标向左移动一个字符CTRL+C:停止当前正在执行的功能CTRL+D:删除当前光标所在位置的字符CTRL+E:示将光标移动到当前行的末尾CTRL+F:将光标向右移动一个字符CTRL+G:显示当前配置CTRL+H:删除光标左侧的一个字符CTRL+L:显示IPv4路由表信息CTRL+原创 2021-07-27 21:18:48 · 1892 阅读 · 0 评论 -
交换机串行损耗解决之预加重与均衡对比
在这对于预加重与均衡的优缺点稍微做一下总结:1.预加重实现起来比均衡要简单,功耗低一些。2.预加重增益不能做太大,一个1.1Vpp的输出不可能预加重后转化为5Vpp的输出。3.预加重会增加通道之间的串扰。通道之间的串扰显然不会影响预加重本身,但是会对CTLE与FFE造成影响。不过由于DFE经过了判决步骤,噪声对DFE的影响较小。对应预加重的增益问题,显然均衡器在增益方面有着明显的优势。说到增益问题,实际上,现在的预加重的增益可以做到10dB左右,均衡的增益可以做到30dB甚至更高。看原创 2020-06-23 12:54:41 · 974 阅读 · 0 评论 -
交换机串行损耗解决之均衡
下面我们介绍一下RX端的均衡技术最简单的无源CTLE-Continuous Time Linear Equalizer连续时间均衡器其实就相当于一个高通滤波器,物理实现也非常简单,就是一个电阻与电容的并联,他的频率响应是这样子的:而我们的有损线的频率响应大概是这样子的:将走线与前面的高通滤波器串联在一起的话,全通道的频率响应是这样子的:看起来好惨,低频段的都直接衰减了-9个dB。可是再仔细一看,在5GHz以内似乎变成了平坦性衰落,而10Gbps信号最主要的频谱分布就在5GHz之内,该通道去传输原创 2020-06-23 12:48:32 · 915 阅读 · 0 评论 -
交换机串行损耗解决之预加重
其实预加重与均衡的思路是一样的,都是减小信号的低频分量,增加信号的高频分量。只不过位置不同,一个在TX端,一个在RX端。同时,预加重与均衡使用的技术手段也不尽相同。预加重主要的手段是使用FIR-Finite Impulse Response,有限冲激响应滤波器。在时域上就非常好理解,本来我发送端(黑色)一个好好的阶跃信号,通过一个通道之后到接收端(红色)上升沿不是会变缓吗?那我在最开始的时候就把你将会变缓的地方拉的更陡,在上升沿的前面减去一个脉冲信号,在上升沿的后面加上一个脉冲信号。到接收端的时候就算你衰原创 2020-06-23 12:34:29 · 671 阅读 · 0 评论 -
交换机串行损耗与预加重的出现
关于损耗的现象,大家看的最多的应该是类似于下面这幅图了,走线越长眼图闭合度越高,直至完全没有眼睛。这张图描述的是损耗过大的现象。不过如果只是单单说一个眼图闭合并不能精确的描述它。的确,眼高从1100mV左右到了后面的没有眼睛,但是还需要注意它的峰峰值从1200mV只衰减到了1000mV。眼图闭合的原因是高频分量过多的衰减。下面这张图能从频域中更直观的看出衰减的情况:要避免这样的情况出现,最最简单的方法就是缩短我们的传输距离,但是为了诗与远方,信号的长距离传输不可避免,那么我们必须使用其他的方法,向这原创 2020-06-23 12:19:24 · 591 阅读 · 0 评论 -
交换机SERDES介绍
交换机端口开发的时候经常提到的一个概念就是serdes,但是什么是serdes有很多人都说不清楚,今天就我的理解给大家介绍下。serdes简介和所有的互联结构一样,SERDES无非也就是输出,输入,与互连通道。不过,SERDES在芯片端比一般的信号要多出一些东西。首先,需要在TX端完成将并行信号变成串行信号过程,该过程通过串行器来实现,将n个速率为x的并行信号,变成一个速率为n*x的串行信号,这样在1/x的时间内,串行信号就包含了n个信息。在这个过程中,参考时钟的质量就至关重要了,我想,谁都不愿原创 2020-06-22 12:42:40 · 6711 阅读 · 2 评论