计算机系统知识基础(一)
计算机系统是由硬件和软件组成的
-
计算机的基本硬件系统由以下5大部件组成:
1. 运算器 2. 控制器 3. 存储器 4. 输入设备 5. 输出设备
中央处理单元 (CPU)
- 中央处理单元 (CPU)
运算器、控制器等部件被集成在一起统称为中央处理单元,也就是我们常说的CPU 。CPU是硬件系统的核心,它负责获取程序指令、对指令进行译码并加以执行。用于数据的加工处理,能完成算数运算、逻辑运算及控制功能
1. CPU的功能
(1) 程序控制:也就是指令控制,CPU按照程序的安排来执行指令,保证程序指令严格按照规定的顺序执行,通过执行程序控制计算机的行为。
(2) 操作控制:一条指令功能的实现需要若干操作信号来完成,CPU产生每条指令的操作信号并将操作信号送往不同的部件,控制相应的部件按指令的功能要求进行操作。
(3) 时间控制:CPU对每条指令的整个执行时间要进行严格的控制。同时,指令执行过程中操作信号的出现时间、持续时间及出现的时间顺序都需要进行严格控制。
(4) 数据处理:CPU通过对数据进行算数运算及逻辑运算等方式进行加工处理,数据加工处理的结果为人们所使用。所以,对数据的加工处理是CPU的最根本的任务。
(5)中断(异常)响应
2. CPU的组成
CPU主要由运算器、控制器、寄存器组和内部总线等部件组成。
1) 运算器
- 主要功能:
(1)执行所有的算数运算,如加、减、乘、除等基本运算及附加运算。
(2)执行所有的逻辑运算并进行逻辑测试,如与、或、非、零值测试或两个值的比较等。- 各部件的组成和功能:
(1)算术逻辑单元(ALU):负责处理数据,实现对数据的算术运算和逻辑运算。
(2)累加寄存器(AC): AC 通常称为累加器,它是一个通用寄存器。其功能是当作运算器的算术逻辑单元执行算术或逻辑运算时,为ALU提供一个工作区。例如,在执行一个减法运算前,先间被减数暂存在AC中,再从内存储器中取出减数,然后与AC的内容相减,所得结果送回AC中暂存。
(3)数据缓冲寄存器(DR):作为CPU和内存、外部设备之间数据传输的中转站;作为CPU和内存、外围设备之间的操作速度上的缓冲;在单累加器结构的运算器中,数据缓冲寄存器还可兼作为操作数寄存器(存放操作数的寄存器 例如:a+b 其中a,b就是操作数)
(4)状态条件寄存器(PSW):保存根据算术指令和逻辑指令运行或测试的结果建立各种条件码内容,分为状态标志和控制标志,如运算结果进位标志(C)等。标志通常由一位触发器保存,保存当前指令执行完成后的状态。通常,一个算术操作产生一个运算结果,而逻辑操作则产生一个判决(真或假)。
2)控制器
控制器用于控制整个CPU的工作,它决定了计算机运行过程的自动化。它不仅要保证程序的正确执行,而且要能够处理异常事件。
控制器一般包括指令控制逻辑、时序控制逻辑、总线控制逻辑、中断控制逻辑等几部分。
指令控制逻辑:要完成取指令、分析指令和执行指令的操作。其过程分为:取指令、指令译码、按指令操作码执行、形成下一条指令地址等步骤。
控制器的组成部件:
1.指令寄存器(IR):存放指令,CPU执行指令先把它从内存储器取到数据缓冲寄存器中,再送入IR暂存。
2.程序计数器(PC)寄存信息和计数。总保持将要执行下一条指令的地址或者程序第一条指令的地址。顺序执行地址加1(数组),转移执行地址加转移量(链表)。
3.地址寄存器(AR):存放当前CPU访问的地址,直到内存的读/写操作完成,因为内存和CPU存在操作速度差异。
4.指令译码器:操作码和地址码,分析指令
时序控制逻辑:为每条指令按照时间顺序提供应有的控制信号
总线逻辑:是为多个功能部件服务的信息通路的控制电路
中断控制逻辑:用于控制各种中断请求,并根据优先级的高低对中断请求进行排队,逐个交给CPU处理。
寄存器组:分为通用寄存器和专用寄存器。作用是固定的为专用寄存器(运算器和控制器中的寄存器)。用途广泛并可由程序员规定其用途的为通用寄存器。
3)多核CPU
CPU的核心又称为内核,是CPU的重要组成部分,由单晶硅以一定生成工艺制造出来。
多核:一个单芯片上面集成两个甚至更多的处理器内核。
优点:可满足用户同时进行多任务处理等要求