FPGA
文章平均质量分 92
Junyu1130
这个作者很懒,什么都没留下…
展开
-
01-移植AZPR SoC到Xilinx Aritix7 FPGA
01-移植AZPR SoC到Xilinx Aritix7 FPGA文章目录01-移植AZPR SoC到Xilinx Aritix7 FPGA说明新建项目修改文件仿真综合实现生成比特流总结说明vivado 版本:Vivado 2018.3参考书:CPU自制入门Xilinx暑期FPGA学校学习 - 复杂IP/系统设计任务:在Aritix-7上移植实现AZPR SoC下载源码:https://github.com/jonsonxp/sea_azpr 此源码由《CPU自制入门》译者赵谦上传并翻译,里面原创 2020-09-20 23:10:09 · 675 阅读 · 1 评论 -
00-FPGA基础知识(Xilinx暑期FPGA学校学习)
0-FPGA基础知识(Xilinx暑期FPGA学校学习)文章目录0-FPGA基础知识(Xilinx暑期FPGA学校学习)if-else硬件结构慎用Latch亚稳态的概念FIFO状态机-FSM概念补充HLS 入门if-else硬件结构前者输入延迟6ns,后者输入延迟8ns,先选后加延迟大,但加法器只用一个,芯片面积小–>成本。慎用LatchLatch:锁存器。电平敏感。–引入毛刺信号(glitch)Register(FF, Flip-flop):触发器,寄存器。边沿敏感。易引入lat原创 2020-09-20 22:57:34 · 813 阅读 · 1 评论