- 博客(7)
- 资源 (3)
- 收藏
- 关注
原创 超声相控相关的一点链接
1)Ultrasound Phased Array http://www.ndt.net/article/v07n05/rdtech/rdtech.htm2)ultrasonic Inspection technique using multi-element probes http://www.ndt.net/article/wcndt00/papers/idn009/idn0
2016-11-26 19:17:56 786
原创 FPGA超声相控延时算法和相位延时技术
对各阵元的发射相位延时进行精确控制是形成超声相控阵发射波束的关键环节,在相控发射中,需要精确控制相位延时,从而实现动态聚焦、偏转、声束形成等各种相控效果。 相控延时算法论文引用:王伟 ,超声相控阵可控强度发射系统相关技术的研究 以上详细介绍了相控发射和相控接收的原理并对阵列换能器的辐射声场理论以及相控
2016-11-26 15:44:02 2789 1
原创 一种高精度复数求模近似算法的设计及实现
为快速高精度的完成信号处理过程中近似复数求模运算,本文提出了一种高精度复数求模近似算法的设计和FPGA实现方法,其结合了三种具有不同误差特性的近似求模算法,并采用了简单的加法和移位操作,实现了0.878%的相对误差,精度是同类型其他近似算法的1.57-3.4倍。
2016-11-16 22:48:26 3702
原创 锁存器与寄存器的区别
首先应该明确锁存器和触发器也是由与非门之类的东西构成。尤其是锁存器,虽说数字电路定义含有锁存器或触发器的电路叫时序电路,但锁存器有很多组合电路的特性。组合电路就是一个真值表,一个函数,一组输入对应一组输出,当前什么输入就根据函数得到什么输出,实时跟踪变化,这样也就容易有冒险、竞争之类的问题产生毛刺。锁存器:电平敏感always @ (enable)??if (ena
2016-11-14 21:22:31 25270 4
原创 MATLAB产生了一组有符号型数据,传给FPGA进行处理
%% 产生了一组有符号型数据,传给FPGA进行处理,%% FPGA的IP核处理有符号数时就是以补码形式进行处理的clear all;close all;clc;fs = 50e6;f0 = 200e3;W = 16; %数据位宽16位N = 1024;t = [0:N-1]/fs;yr = cos(2*pi*f0*t);yi = sin(2*pi*f0*t);% y
2016-11-13 23:42:28 1845
原创 verilog读取文件的预处理问题
verilog modelsim仿真中,使用fscanf仿真,读取数据文件,方式如下:fid_r = $fopen("_bench/real_input.txt","r");fid_i = $fopen("_bench/imag_input.txt","r");for (ii = 0;ii $fscanf(fid_r,"%d",real_i);
2016-11-10 00:08:25 1931
原创 Verilog参数化与连接操作符{}
`define ND 16parameter N = 16localparam NX = N-1; //内部参数使用localparam 定义对一个16位的寄存器,对其进行初始化,现在有以下三种表达方式,1 IMAX 2 IMAX ERROR:unexpected token: 'N'3 IMAX 4 IMAX 编译结果:E
2016-11-09 21:47:57 6283
Xilinx_Answer_43330.pdf
2016-12-10
Aerodynamics
2009-12-28
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人