EMC设计(schematic and PCB layout)

                     作者:   Timothy Huang Nov20, 2008
                                          EMC engineer Design  XX R&D.LTD
1,CLK
a晶振时钟  从layout上去check。晶振的引线要短直,不可跳层,底部要加地平面。要有完整的参考平面,晶振要与周围高速元件保持足够的间距,防止其它讯号干扰晶振。
b主芯片出来的时钟,其他IC的时钟(audio,memory..)
检查所有的时钟线,检查频率高的CLK,采用加30P-15P电容或端接电阻
要考虑CLK时钟信号的频率是多少。重点检查频率比较高的CLK,CLK走线避免过多的via,每个via都要加对地via,暴露在外部层的CLK要短,避免引起不必要的EMI问题,内层的所有CLK都要有参考平面,参考平面不可被分割。
2.信号线
主芯片data线,address等
检查信号线时,要清楚所查信号线的功能与工作频率。
检查data,adderss线有无端接电阻端接电阻要靠近源端放置.所有高速信号线要有完整的参考平面,避免过多的跳层。
敏感线(端口),使能端,reset等
预留100p电容防ESD
或串小电阻限流及并电容。在电流变化的高速信号线中预留0603/bead。
注意:加保护地线时,只对低频的信号线有用,对于高频信号线的回流路径,只参考整个大的平面。
差分信号线的走线:差分信号线的走线原则是保持线间距一致,线长相同,via相同,尽量走直线,避免过多的拐角。
高速信号线最好串联端接电阻,位置一定要摆放在输出端。注意高速信号线走线间距为3H以上。
3.电源
a, DC-DC
b,芯片电源(模块,DDR2)
c,接口电源
对于一些IC频率比较高的,选用去耦电容(0.1uf~100p),串联bead.要检查所有电源的滤波情况,特别是给高速IC供电的直流电压,电源线上串联0603的0电阻预留位置,并联0.1uf的去耦电容
检查所在滤波电容器的摆放。电容器连接源端的trace一定要短,接地端的trace一定要短,粗,为了更好的滤波效果
4.接口
要注意所有按键,卡,USB,LCD,AUDIO,VIDEO的ESD保护。
敏感ESD线要单独走线,避免与其它线相隔太近。ESD保护器件最好采用多点接地。连接ESD器件的线要短粗。

5.GND
检查所有的螺丝孔接地情况。
考虑ESD时,对于ESD敏感区有必要划分一块独*立的GND,用bead与参考地串联。
但如果机构的地做的好,可不用划分开。
  • 0
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
如何設計符合電磁相容要求的印刷電路板佈線 第1 章 簡介 3 第1 節 基本定義 4 第2 節 EMC 與印刷電路板 4 第3 節 北美之規範需求 7 第4 節 世界之規範需求 8 第5 節 另外之北美規範需求 9 第6 節 補充說明 9 第2 章 印刷電路板基本概念 11 第1 節 LAYER『層』之堆疊分配 12 第2 節 20-H RULE 20 第3 節 接地方式 21 第4 節 接地及信號迴路 23 第5 節 映像平面層IMAGE PLANE 24 第6 節 分割PARTITIONING 28 第7 節 邏輯族LOGIC FAMILIES 29 第8 節 傳輸速度 32 第9 節 臨界頻率 32 第3 章 旁路及去耦合 33 第1 節 諧振(共振)RESONANCE 33 第2 節 電容器之物理特性 35 第3 節 電容器數值之選擇 38 第4 節 並聯電容器 39 第5 節 電源及接地平面電容 40 第6 節 電容器之接腳長度電感 42 第7 節 PLACEMENT 零件放置 42 第4 章 CLOCK 電路 47 第1 節 PLACEMENT 零件佈置 47 第2 節 區域性的接地平面 48 第3 節 阻抗控制 49 第4 節 傳輸延遲PROPAGATION DELAY 52 第5 節 電容性負載 52 第6 節 去耦合DECOUPLING 53 第7 節 TRACE 之長度 54 第8 節 阻抗匹配-反射 54 第9 節 計算TRACE 之長度 55 第10 節 佈線層ROUTING LAYERS 59 第11 節 護衛路徑/並聯路徑 62 第12 節 串音CROSSTALK 66 第13 節 TRACE TERMINATION 68 第14 節 計算去耦合電容值 72 第15 節 COMPONENTS 元件 74 第16 節 TRACE 之分隔及3-W 法則 75 第5 章 輸出入及內部連線 77 第1 節 分割PARTITIONING 77 第2 節 隔離及分割(壕溝) 79 第3 節 濾波及接地 83 第4 節 區域網路之I/O LAYOUT 87 第5 節 VIDEO 視訊區 90 第6 節 AUDIO 音訊區 92 第7 節 突波保護 94 第8 節 CREEPAGE 及CLEARANCE 距離 94 第6 章 靜電放電保護 96 第1 節 基本概念BASICS 96 第7 章 主板及附屬卡 102 第1 節 基本BASICS 102 第2 節 路徑及分割 103 第3 節 BACKPLANE 之結構 104 第4 節 內部連接 109 第5 節 機構 110 第6 節 信號佈線 110 第7 節 TRACE 之長度與信號之終端 111 第8 節 串音 111 第9 節 地迴路之控制 112 第10 節 在BACKPLANE 之接地破裂區間 113 第8 章 額外的設計技術 115 第1 節 轉彎角之佈線 115 第2 節 如何選擇FERRITE 元件 116 第3 節 散熱片之接地 118 第4 節 鋰電池電路 121 第5 節 BNC 連接器 121 第6 節 FILM 基板底片層 123
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值