MAKE FILE 相关

CFLAGS 表示用于C编译器的选项 
CXXFLAGS 表示用于C++编译器的选项 
这两个变量实际上涵盖了编译和汇编的两个步骤

CFLAGS:指定头文件(.h)的路径,如:CFLAGS=-I/usr/include -I/path/include 。

相同地,安装一个包时会在安装路径下建立一个include文件夹,当安装过程中出现故障时,试着把曾经安装的包的include文件夹增加到该变量中来。

LDFLAGS:gcc 等编译器会用到的一些优化參数,也能够在里面指定库文件的位置。

使用方法:LDFLAGS=-L/usr/lib -L/path/to/your/lib。每安装一个包都差点儿一定的会在安装文件夹里建立一个lib文件夹。假设明明安装了某个包,而安装还有一个包时,它愣是说找不到,能够抒那个包的lib路径增加的LDFALGS中试一下。

LIBS:告诉链接器要链接哪些库文件。如LIBS = -lpthread -liconv

简单地说,LDFLAGS是告诉链接器从哪里寻找库文件,而LIBS是告诉链接器要链接哪些库文件。

有时候LDFLAGS指定-L尽管能让链接器找到库进行链接。可是运行时链接器却找不到这个库。假设要让软件运行时库文件的路径也得到扩展,那么我们须要增加这两个库给”-Wl,R”:

LDFLAGS = -L/var/xxx/lib -L/opt/mysql/lib -Wl,R/var/xxx/lib -Wl,R/opt/mysql/lib

假设在运行./configure曾经环境变量设置export LDFLAGS=”-L/var/xxx/lib -L/opt/mysql/lib -Wl,R/var/xxx/lib -Wl,R/opt/mysql/lib” ,注意环境变量设置等号两边不能够有空格,并且要加上引號(shell的使用方法)。那么运行configure以后。Makefile将会设置这个选项。链接时会有这个參数,编译出来的可运行程序的库文件搜索路径就得到扩展了。

 

 

MAKEFILE 模板


#SOURCE  := $(wildcard *.c) $(wildcard *.cpp)
#OBJS    := $(patsubst %.c,%.o,$(patsubst %.cpp,%.o,$(SOURCE)))
LOCAL_PATH = ..

SRCS = $(wildcard *.cpp)

OBJS = $(SRCS:.cpp = .o)

CC = arm-linux-uclibcgnueabi-g++


INCLUDES = -I../../include \
           -I. \

LIBSPATH = -L../../lib

LIBS = -lxxx -lxxxx -lxxx

CXXFLAGS  = -g -Wall

OUTPUT = output

all:$(OUTPUT)

$(OUTPUT) : $(OBJS)
    $(CC) $^ -o $@ $(INCLUDES) $(LIBSPATH) $(LIBS)

%.o : %.cpp
    $(CC) -c $< $(CXXFLAGS)

clean:
    rm -rf $(OUTPUT) *.o

.PHONY:clean
 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
makefile是一种用于管理和自动化代码编译的工具。它使用文件中的指令来描述如何编译和构建项目。 makefile主要包含以下几个部分: 1. 显示规则:这些规则描述了如何生成目标文件。通常,规则由目标文件名、依赖文件和生成命令组成。例如: ``` target: dependency1 dependency2 command1 command2 ``` 2. 隐式规则:隐式规则告诉make如何根据文件扩展名生成目标文件。例如,用.c文件生成.o文件的规则可以写为: ``` .c.o: command ``` 3. 变量:makefile中的变量可用于存储命令或路径等重复使用的内容。通过变量,可以提高makefile的可维护性。例如: ``` CC = gcc CFLAGS = -Wall -g ``` 4. 目标文件定义:makefile可以定义生成的目标文件。这些目标文件可以是生成可执行文件、库文件或中间文件等。例如: ``` EXECUTABLE = my_program LIBRARY = libmy_lib.a ``` 5. 特殊规则:makefile中还可以包含一些特殊的规则,用于清理目标文件、生成文档、运行测试等。这些规则通常以伪目标(.PHONY)形式出现。例如: ``` .PHONY: clean clean: rm -f $(EXECUTABLE) $(OBJECTS) ``` 通过编写makefile文件,我们可以实现自动化的代码编译和构建。在命令行中运行make命令即可根据makefile中的定义执行相应操作。使用makefile能够使代码的维护和部署更加简单高效,并且可以处理依赖关系,避免重复编译和链接的情况发生。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值