![](https://img-blog.csdnimg.cn/20201014180756780.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
Quartus II
胡豆豆的春天
这个作者很懒,什么都没留下…
展开
-
FPGA上电程序
对于FPGA芯片而言,上电之后最开始的一段时间是特别不稳定的,所以在FPGA程序中添加一个上电之后的延时程序,这个是很有必要的。然而我们常用的是使用PLL中的 locked 信号,来判断是否初始化成功,但是这个初始化仅仅是对于PLL这个IP核所使用的,所以这个信号还是不够具有权威性。根据上述问题,相对较好的方法是:在程序开始跑之前,就对程序进行延时操作。首先先来一个PLL的顶层模块:其中包括了两个部分:PLL_IP核的初始化,初始化之后的延时。module PLL( input原创 2021-02-19 10:46:43 · 664 阅读 · 0 评论 -
Quartus II 软件生成FFT、NCO、FIR等IP核时卡住不动的解决办法
据网友表示,遇到这个问题时,在任务管理器中手动关闭quartus_map进程就可以了,由于我的电脑最近一直没有出问题,因此也无法验证。欢迎大家针对这个问题讨论,提出肯定、否定的说法。另外,很多人表示找不到quartus_map进程,quartus_map进程在java主进程下面。如下图所示...转载 2021-01-30 12:01:58 · 1346 阅读 · 0 评论 -
Quartus Prime 17.0及以上版本编译之后无法打开PLL MegaWizard的解决办法
1.出现的问题 在Quartus Prime 17.0及以上版本中,使用PLL并且编译之后无法再次打开PLL MegaWizard进行PLL参数的修改。 IP Component中能看到PLL,但是打开就是PLL.v的源文件,只能修改一下频率。没法再打开GUI修改界面。2.解决方法 其实官方论坛有:https://forums.intel.com/s/question/0D50P00003yyTmTSAU/cannot-edit-the-genera...转载 2021-01-29 15:52:34 · 1380 阅读 · 2 评论