EDA第一次作业

本次EDA作业涉及4-16译码器和12/20进制计数器的设计。通过使用74138和74161芯片,实验包括了电路图绘制、输入参数设置及波形图分析。在12进制计数器实验中,当计数达到12时回转到0,而在20进制计数器设计中,两片74161协同工作以实现计数。所有实验都验证了设计的正确性,并观察到了竞争与冒险现象导致的波形毛刺。
摘要由CSDN通过智能技术生成

实验内容:
实验内容
实验步骤:
实验1:
(1)由于2^4=16,所以使用两片74138芯片来设计4-16译码器;
(2)分别使用第一片138三位输入端和第二片138低位输入端作为4-16译码器的输入,第一片138做计数器使用,计数至7时向第二片138发送进位信息,第二片138开始计数。通过不同输出端置高电平来表示不同的输入状态;
(3)在软件上画出模拟电路图;
(4)设置好相应的输入参数,得到相应的输出端波形图;
(5)验证设计正确,观察实验中出现的竞争与冒险现象。
实验2a:
(1)由于12<=2^4,所以使用一片74161芯片来设计12进制计数器;
(2)规定输入端DCBA的状态分别从0000到1011,使用置位法,当DCBA=1011时,DCBA下一个状态为0000,实先12进制计数器;
(3)在软件上画出模拟电路图;
(4)设置好相应的输入参数,得到相应的输出端波形图;
(5)验证设计正确,观察实验中出现的竞争与冒险现象。
实验2b:
(1)由于2^4<=20<=2^5

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值