单片机
jixianghao
这个作者很懒,什么都没留下…
展开
-
I2C总线深入浅出
I2C总线深入浅出 IIC总线,是INTER-IC串行总线的缩写。INTER-IC原文大意是用于相互作用的集成电路,这种集成电路主要由双向串行时钟线SCL和双向串行数据线SDA两条线路组成,由荷兰菲利浦公司于80年代研制开发成功。 IIC总线在传送数据时其速率可达100kbps,最高速率时可达400kbps,总线上允许连接的设备数主要决定于总线上的电容量,一般设定转载 2012-07-13 16:34:40 · 267 阅读 · 0 评论 -
I2C总线时序模拟(二)-加深理解总线协议
/******************************************************************** 此程序是I2C操作平台(主方式的软件平台)的底层的C子程序,如发送数据 及接收数据,应答位发送,并提供了几个直接面对器件的操作函数,它很方便的 与用户程序连接并扩展..... 注意:函数是采用软件延时的方法产生SCL脉冲,固对高晶振频率要作转载 2012-07-13 16:54:38 · 352 阅读 · 0 评论 -
TTL电平和CMOS电平
TTL电平和CMOS电平 TTL电路的电平就叫TTL 电平,CMOS电路的电平就叫CMOS电平。 TTL电平 TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1",0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。TTL电平信号对于计算转载 2012-07-13 17:05:22 · 272 阅读 · 0 评论 -
总线技术
如何学习总线技术 以形象生动的比喻来描绘了总线技术的基本思想,指出了总线的基本分类和总线传输的基本原理,以及在学习过程中应当掌握的最基本的知识,对初学者有起到抛砖引入的作用。 0引言 如果一座只能容一个人来往的独木桥,两端的人都想要过桥,为了不拥挤、阻塞,那我们就得采取有效的办法。比如规定某段时间哪端的人过桥,另一端的人就等着该他过桥的时间段的到来,同时也还可以规定人多时要按先来后到或年转载 2012-07-13 17:08:02 · 693 阅读 · 0 评论 -
I2C总线的时钟同步和总线仲裁
I2C总线的时钟同步和总线仲裁 每一个IIC总线器件内部的SDA、SCL引脚电路结构都是一样的,引脚的输出驱动与输入缓冲连在一起。其中输出为漏极开路的场效应管、输入缓冲为一只高输入阻抗的同相器[1]。这种电路具有两个特点: ①由于SDA、SCL为漏极开路结构,借助于外部的上拉电阻实现了信号的“线与”逻辑; ②引脚在输出信号的同时还将引脚上的电平进行检测,检测是否与刚才输出一致。为 “转载 2012-07-13 16:06:17 · 461 阅读 · 0 评论 -
I2C总线时序模拟
I2C总线时序模拟 #include #define uchar unsigned char sbit sda=P2^0; sbit scl=P2^1;//用单片机的两个I/O口模拟I2C接口 uchar a; ***************************************************************************转载 2012-07-13 16:28:41 · 401 阅读 · 0 评论 -
I2C总线信号时序总结
I2C总线信号时序总结 总线空闲状态 I2C总线总线的SDA和SCL两条信号线同时处于高电平时,规定为总线的空闲状态。此时各个器件的输出级场效应管均处在截止状态,即释放总线,由两条信号线各自的上拉电阻把电平拉高。 启动信号 在时钟线SCL保持高电平期间,数据线SDA上的电平被拉低(即负跳变),定义为I2C总线总线的启动信号,它标志着一次数据传输的开始。启动信号是一种电转载 2012-07-13 16:49:08 · 366 阅读 · 0 评论 -
I2C总线串行串行输入输出结构
I2C总线串行串行输入输出结构 本文章以8XC552(飞利浦的一款微控制器)的IIC总线串行串行输入输出结构为例,深入理解IIC总线协议: IIC总线的串行输入输出结构保证了IIC总线的数据寄存器中能保存总线上的最新数据。SDAT和ACK组成一个9为的移位寄存器,它组成一个环状结构。串行输出的同时不断采入转载 2012-07-13 16:52:59 · 373 阅读 · 0 评论