STM32
jy_jiangyan
这个作者很懒,什么都没留下…
展开
-
Xilinx_Spartan6系列FPGA DDS作为数据源/ADC0809采集芯片、SRAM作为存储器、STM32作为控制器
通过FPGA内部DDS模块模拟产生一个正弦信号数据源给外部SRAM,STM32处理器通过控制总线将SRAM的数据读出后从USB口送出给上位机RTL原理图RTL原理图1、时钟模块通过该模块将FPGA外部50M晶振分频至50M和100M,提供一次计数产生20个ns和10个ns的延时功能module clk_50(clk,rst,locked,STM32_FLAG,n_STM32_FLAG,clk_test);input clk;input rst;input .原创 2022-04-22 15:21:05 · 918 阅读 · 0 评论 -
STM32F103ZET6 SRAM 读写实验(2022.04.05)
注意:1、本次实验只是简单测试下自制电路板的功能是否正常,经检查测试发现,电路图设计存下小错误,SRAM的使能脚为CE而STM32的片选脚选用的是NE4,名称没有统一;NE4只使用了SRAM的一半容量。因此,下次改进时需要将名称统一,并使用全部容量;2、本次利用FT232RL芯片和BULK USB测试的效果都基本正常;OE时序CE时序WE时序...原创 2022-04-05 18:42:15 · 869 阅读 · 0 评论