FPGA
逍遥~
这个作者很懒,什么都没留下…
展开
-
破解Altera 三速以太网IP核
在使用Altera软件进行以太网仿真时,前面IP核调用没有问题,在进行综合编译时出现了如下图所示错误,显示License不支持。但是发现License并没有过期解决方法:通过查找IP核的说明文档,可以找到三速以太网ID号然后复制该ID号替换破解文件license.dat中的ID即可;也就是原有破解信息不做修改,复制一份带有ID号的信息替换为00BD即可;00A2属于之前破解成功的NIOS II那个IP的ID号。这样就破解成功了:c重新综合编译也成功通过了.原创 2020-06-12 22:43:33 · 1856 阅读 · 1 评论 -
随笔~~fifo的简单实现(ise)
fifo是一种先进先出的数据存储和缓冲器,其本质是RAM。fifo的位宽就是每个数据的位宽,fifo的深度简单来说是需要存多少个数据。fifo有同步fifo和异步fifo两种,同步即读写时钟相同,异步fifo即读写时钟不同。一般异步fifo用的较多,用来处理跨时钟域的问题。1.在ise软件中,调用了一个8x256的同步fifo IP核,其主要配置如下图所示,接口类型选择了Native,...原创 2019-03-14 23:04:58 · 3299 阅读 · 4 评论 -
异步fifo实现(无fifo IP核)
前面分享了一篇基于ise的fifo实现,主要是调用了ip核,并且设置了一系列标志符号。这篇博文主要是通过调用一个双口的ram IP核,编写相对应的读和写控制模块来实现一个异步fifo。逻辑框图如下图所示:在读控制模块中,没有加入读使能,设置为给地址就出数据。调用的ram核为宽度为8,深度为256,双口ram,截图如下:ram的写使能为:读空与写满信号的产...原创 2019-03-20 17:10:34 · 2330 阅读 · 1 评论 -
FPGA进行软复位
在工程项目中,硬件上没有设置复位按键时,可以通过代码来实现复位的功能:1.通过计数器来产生复位信号:2.通过PLL核的locked信号来作为复位信号,PLL上电后locked信号为低电平,当信号稳定后便会拉高,正好满足复位的要求。...原创 2019-05-10 20:15:49 · 3825 阅读 · 0 评论 -
Chipscope显示的信号保持层次结构
今天在ISE中测试SDRAM时,发现Chipscope中显示的信号并不全,很多被优化而且信号没有层次感,有的信号综合后可能还会被改名,查找信号很不方便。可以看到只有两个调用的FIFO核,各模块的层次结构已经不存在了。如何解决?选择综合Synthesize-XST---------------->Process Properties----------------->将k...原创 2019-06-25 20:32:40 · 946 阅读 · 0 评论