共模抑制比(Common-mode rejection ratio CMRR)

定义:差模电压增益与共模电压增益的比值,用dB 表示。

优劣范围:一般运放都有60dB 以上的CMRR,高级的可达140dB 以上。
理解:运算放大器在单端输入使用时,不存在这个概念。只有把运放接成类似于减法器形式,使得运放电路具备两个可变的输入端时,此指标才会发挥作用。

图2-19 电路中,差模增益Ad=R2/R1,如果给电路的两个输入端施加相同的输入电压Uic,在输出端理论上应为0 输出,实际会测量到由Uic引起的输出Uoc,则共模抑制比为:


生产厂家更习惯于下面的写法,其实都是一样的。


其实就是现将输出电压按照差模增益折算到入端,再让输入电压除以它——共模输入被抑制了多少倍。

影响电路共模抑制比的因素有两个,第一是运放本身的共模抑制比,第二是对称电路中各个电阻的一致性。其实更多情况下,实现这类电路的高共模抑制比,关键在于外部电阻的一致性。此时,分立元件实现的电路,很难达到较高的CMRR,运放生产厂家提供的差动放大器就显现出了优势。

共模抑制比common mode rejection ratioCMRR)是衡量运放抑制共模信号能力的一个指标。在设计一款120dB共模抑制比运放时,需要考虑以下几个关键因素。 首先,选取合适的电路拓扑结构,如差分放大器。差分放大器具有良好的共模抑制能力,能够有效抑制来自共模信号的干扰。运放的输入阻抗应尽可能大,以降低输入共模信号对放大器的影响,同时输入电阻应保持均衡,确保对共模信号的平衡抑制能力。 其次,采用高质量的电源滤波器和电源线路。电源线路的干扰会对共模抑制比产生影响,因此必须避免电源线路中可能存在的高频噪声和共模干扰。良好的电源滤波器可以有效地去除这些噪声,提高共模抑制比。 此外,优化运放的输入和输出电路设计也是必要的。输入电路应尽可能采用差分输入结构,以增强对共模干扰的抑制能力。输出电路要确保输出端的阻抗匹配,以避免输出信号受到负载干扰。 最后,利用器件参数选择和工艺优化来提高共模抑制比。合理选择高性能运放芯片,具有低噪声、低失调和低漂移等特性,以获得更高的共模抑制比。同时,通过制定严格的工艺流程和质量控制措施,可以降低器件制造过程中的误差和偏移,提高系统的共模抑制性能。 综上所述,设计一款120dB共模抑制比运放需要考虑电路拓扑结构、电源滤波器、输入输出电路设计和器件参数选择等因素,通过优化这些方面可以提高运放对共模信号的抑制能力,从而实现更高的共模抑制比
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值