AD7921 AUJ

简介:

AD792112位高速、低功耗、双通道、逐次逼近型ADC,采用2.35 V5.25 V单电源供电,最高吞吐量达250 kSPS。器件内置一个低噪声、宽带宽采样/保持放大器,可处理6 MHz以上的输入频率。转换过程和数据采集过程通过CS和串行时钟进行控制,从而为器件与微处理器或DSP接口创造了条件。输入信号在CS的下降沿进行采样,而转换同时在此处启动。该器件无流水线延迟。通过DIN引脚选择需转换的通道,工作模式则由CS控制。DOUT引脚的串行数据流有一个通道识别位,可提供所转换通道的相关信息。AD7921采用先进的设计技术,可在高吞吐量的情况下实现极低的功耗。基准电压从V DD获得,从而为ADC提供了最宽的动态输入范围,因此,其模拟输入范围为0V DD。转换速率取决于SCLK

特性:

1.双通道,250 kSPS 10/12位ADC,TSOT封装。

2.低功耗。250 kSPS采样,3 V电源时4mW,250 kSPS采样,5 V电源时13.5mW,
3.灵活的功耗/串行时钟速度管理。宽输入带宽:在100kHz的输入频率下最小SNR 71dB。
转换速率由串行时钟确定;当串行时钟速度增大的转换时间减小。该器件还配备了省电模式可在较低吞吐量最大化电源效率。当同时不变换被用于掉电模式平均功率消耗被降低。消耗电流为1μA最大和为50 nA通常当在断电模式。
4.从电源获得参考电压。

5.无流水线延迟。通过CS输入和一次性的转换控制功能与所述采样时间的精确控制的标准逐次逼近ADC。

6.高速串行接口:兼容SPI®/ QSPI™/ MICROWIRE™/ DSP

7.待机模式:最大电流1μA。

管脚说明:

1.DIN   逻辑输入,在该输入端设置要转换的通道,并在SCLK的下降沿移入一个内部寄存器。

2.SCLK   串行时钟,逻辑输入,SCLK提供从数据传输的串行时钟。此时钟输入也被用来作为 AD7921的转换处理时钟源。

3.CS    片选。低电平有效逻辑输入,此输入提供双重功能,启动转化和形成数据流。

4.DOUT  串行数据输出,来自AD7921转换结果输出为串行数据流,数据位在SCLK信号的下降沿同步输出,

对于AD7921 ,该数据流前两位为0,通道标识位,标识转换结果所对应的通道,通道标识位后跟一个与通道标识位相匹配的无效位;随后是12位的转化数据, 由MSB开始。

对于AD7911,。。。。。 由MSB尾随两个零位开始。

5.VDD   电源输入范围为从2.35 V至5.25 V.

6.GND  模拟地。 所有模拟输入信号都应该参考该GND电压。

7.VIN0/VIN1  模拟输入。这两个单端模拟输入通道被复用为片上跟踪和保持放大器,通过DIN管脚上写入到第三MSB选择要转换的模拟输入通道。输入范围为0至VDD

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值