在Makefile中,除第一条命令外,每一条命令的开头必须是Tab制表符,比如:
CC= arm-linux-gcc
EXEC = hello
OBJS = hello.o
CFLAGS+=
LDFLAGS+=-static
all:$(EXEC)
$(EXEC):$(OBJS)
$(CC) $(LDFLAGS) -o $@ $(OBJS)
clean:
rm -f $(EXEC) *.elf *.gdb *.o
次Makefile文件的几个主要部分:
CFLAGS 编译参数
LDFLAGS 连接参数(以上两个是Makefile变量)
all: 编译主入口
clean: 清除编译结果
其中$(CC) $(LDFLAGS) -o $@ $(OBJS)和 rm -f $(EXEC) *.elf *.gdb *.o是命令,这两行的开头是Tab,其他行不能以Tab开头。
可以这么认为,Makefile中Tab开始的行代表是命令。
另外,以下是一些GNU make预定义变量:
$* 不包含扩展名的目标文件名称
$+ 所有的依赖文件,以空格分开,有序,可能包含重复的依赖文件
$? 所有的依赖文件,以空格分开,依赖文件的修改日期比目标的创建日期晚
$^ 所有的依赖文件,以空格分开,不包含重复的依赖文件
$< 第一个依赖文件的名称
$@ 目标的完整名称
若一行过长,可用反斜杠(/)作换行符,这样就可以作为一行出理了。 一般make使用Makefile作为makefile文件,若使用其他可使用命令: make -f makefile1
CC= arm-linux-gcc
EXEC = hello
OBJS = hello.o
CFLAGS+=
LDFLAGS+=-static
all:$(EXEC)
$(EXEC):$(OBJS)
$(CC) $(LDFLAGS) -o $@ $(OBJS)
clean:
rm -f $(EXEC) *.elf *.gdb *.o
次Makefile文件的几个主要部分:
CFLAGS 编译参数
LDFLAGS 连接参数(以上两个是Makefile变量)
all: 编译主入口
clean: 清除编译结果
其中$(CC) $(LDFLAGS) -o $@ $(OBJS)和 rm -f $(EXEC) *.elf *.gdb *.o是命令,这两行的开头是Tab,其他行不能以Tab开头。
可以这么认为,Makefile中Tab开始的行代表是命令。
另外,以下是一些GNU make预定义变量:
$* 不包含扩展名的目标文件名称
$+ 所有的依赖文件,以空格分开,有序,可能包含重复的依赖文件
$? 所有的依赖文件,以空格分开,依赖文件的修改日期比目标的创建日期晚
$^ 所有的依赖文件,以空格分开,不包含重复的依赖文件
$< 第一个依赖文件的名称
$@ 目标的完整名称
若一行过长,可用反斜杠(/)作换行符,这样就可以作为一行出理了。 一般make使用Makefile作为makefile文件,若使用其他可使用命令: make -f makefile1