总体方案更改:将LEEF定位为多指令集RISC处理器
鉴于与指令集相关的逻辑和时序部件只有译码部件ID,
可采用以下方法实现
1 增加特殊寄存器,采用三个译码核心并行:LEEF译码核心、ARM译码核心、MIPS译码核心并行,加一个指令集选择器MUX,
2 采用编译技术,将主要的ARM 和 MIPS32指令转化为Leef指令,不用改变硬件上的设计
3 采用Wraper。
总体方案更改:将LEEF定位为多指令集RISC处理器
鉴于与指令集相关的逻辑和时序部件只有译码部件ID,
可采用以下方法实现
1 增加特殊寄存器,采用三个译码核心并行:LEEF译码核心、ARM译码核心、MIPS译码核心并行,加一个指令集选择器MUX,
2 采用编译技术,将主要的ARM 和 MIPS32指令转化为Leef指令,不用改变硬件上的设计
3 采用Wraper。