- 博客(6)
- 资源 (3)
- 收藏
- 关注
原创 FPGA基础之脉冲边沿检测原理verilog版本
最近一直忙着找工作。哎,希望保佑我通过二面吧。verilog的脉冲检测方法一直在用,就那几句话,但一直没想他的原理,今天一个同学说笔试的遇到这个了,我一想,要我写还真写不出来,不懂原理,怎么写啊。死记硬背是我不喜欢的。网上搜了一下,总结一下几种方法。首先介绍一下基本的原理。脉冲边沿的特性:两侧电平发生了变化如上图所示一个脉冲,既有下降沿也有上升沿(好像是废话),系统的时
2012-10-23 21:56:30 21787 3
原创 Verilog三段式状态机描述(转载)有自己理解的部分
Verilog三段式状态机描述(转载) 时序电路的状态是一个状态变量集合,这些状态变量在任意时刻的值都包含了为确定电路的未来行为而必需考虑的所有历史信息。状态机采用VerilogHDL语言编码,建议分为三个always段完成。三段式建模描述FSM的状态机输出时,只需指定case敏感表为次态寄存器, 然后直接在每个次态的case分支中描述该状态的输出即可,不用考虑状态
2012-10-06 17:57:59 4648
原创 PCI 总线学习笔记-PCI9054
转载请注明出处:http://blog.csdn.net/lg2lh/article/details/8042008PCI的基本协议这里就不介绍了,因为一般的芯片协议都是集成好的,我只需要大体了解就行,不需要做芯片,我感觉就不需要太了解协议。 这里讲解是基于PLX 的9054(9052)芯片为基础的,本人只是入门,望批评指正。一、地址映射与数据传输上图中间部分是9054的内
2012-10-05 21:04:25 25178 3
原创 NRF24L01——工作原理解读
1、一个发送通道,6个接收通道。发送端发送通道地址寄存器中的地址指向的就是接收端哪个接收通道接收发送端的数据,所以发送端地址寄存器的值要与接收端需要接受数据的通道地址相同。看一下无线数据传输的数据帧格式第二部分的地址,就是接收端接收数据的通道地址,这个地址由发送端TX_ADDR寄存器搞定。2、必须要搞清楚发送地址和接收地址的意义。下面两端描述的是一个意思。我的两次理解。
2012-10-05 12:59:39 20118
转载 PCI总线地址空间与系统地址空间的关系
1、PCI地址空间PCI总线具有32位数据/地址复用总线,所以其存储地址空间为2的32次方=4GB。也就是PCI上的所有设备共同映射到这4GB上,每个PCI设备占用唯一的一段PCI地址,以便于PCI总线统一寻址。每个PCI设备通过PCI寄存器中的基地址寄存器来指定映射的首地址。PCI地址空间对应于计算机系统结构中的PCI总线。2、系统地址空间如果处理器具有3
2012-10-05 11:18:37 28515 2
原创 关于2812的bootloader与中断向量表之间的关系——DSP2812启动过程
转载请注明出处:http://blog.csdn.net/lg2lh/article/details/8036267一、2812的中断向量表首先2812的中断向量表映射的地址是由4个标志位决定的:VMAP,M0M1MAP,MP/MC,ENPIE。而系统复位时VMAP=1,ENPIE=0,根绝中断向量表映射配置表可知,此时中断向量表映射在BootROM区域,地址:0x3FFFC0~0x3
2012-10-02 12:30:01 6776
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人