- 博客(8)
- 资源 (1)
- 收藏
- 关注
转载 Linux下区分物理CPU、逻辑CPU和CPU核数
Linux下区分物理CPU、逻辑CPU和CPU核数 ㈠ 概念 www.2cto.com ① 物理CPU 实际Server中插槽上的CPU个数 物理cpu数量,可以数不重复的 physical id 有几个
2014-03-25 11:06:10 453
转载 处理器的线程
众所周知,高端服务器平台通常会采用多个处理器,可并发执行多个线程,从而获得极大的性能提升。在消费级PC中使用类似于SMP技术一直以来是无数人的梦想,但高昂的价格和复杂的技术架构一直阻碍着多线程技术在低端市场的普及。 业界在处理器结构的问题上存在着两种不同的方案——同时多线程处理器(SMT处理器)和单芯片多处理器(CMP)。先讲讲CMP,Chip Mulitprocessor。随着大规模
2014-03-25 10:35:25 773
原创 good web
http://ionipti.blogspot.com/2012/08/systemverilog-variable-argument-display.html
2014-02-28 10:59:27 500
转载 转一篇Systemverilog的一个牛人总结
Systemverilog数据类型l 合并数组和非合并数组1)合并数组:存储方式是连续的,中间没有闲置空间。例如,32bit的寄存器,可以看成是4个8bit的数据,或者也可以看成是1个32bit的数据。表示方法:数组大小和位,必须在变量名前指定,数组大小必须是【msb:lsb】Bit[3:0] [7:0] bytes
2014-02-20 15:33:05 1120
转载 谈谈验证中的SystemVerilog和CPP
两种语言都用了几年了,一直想找个机会总结一下。今天有空说一说我的理解。1 函数的参数传递SV:SV默认为值传递,即使是传递对象和数组,也就是说对参数的改变只在函数内有效,无论input,output还是inout都会在函数内部进行参数值的拷贝,只是拷贝的具体时间不同,input是在执行前拷贝,output是在执行后拷贝,inout是拷贝两次,只有使用ref关键字才能做引用传
2014-02-18 09:48:20 1401
原创 system verilog的杂乱无章(一)
1.停止forever进程class Object; bit kill; task run(); fork : run_thread wait(kill==1) disable run_thread; forever #5ns $display("I'm still alive @ %t",$time); join_none endtask
2014-02-18 00:25:05 885
转载 基于赛灵思(Xilinx) FPGA的DisplayPort设计与实现
在1月份举办的美国消费电子展(Consumer Electronics Show) 上,数家业界主要的平板电视及显示技术公司纷纷宣布推出高清 3D 电视和令人惊艳的4K x 2K LCD 显示器,从而可将用户家中、车内或移动设备上的电视、显示器以及其他电子设备之间需要交换的数据量显着提升至前所未有的水平。在这些最新的电视上,体育迷们可以欢欣鼓舞地体验到众多优异性能,如 176 度的超广视界、1,2
2013-12-24 16:06:20 5796
转载 Test Engineer’s Guide to HDMI 1.4
Test Engineer’s Guide to HDMI 1.4OverviewAs more multimedia devices incorporate HDMI technologies, test engineers are tasked with developing functional test systems for these dev
2013-12-23 16:19:43 971
mini2440的GPIO接口
2011-04-28
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人