自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(15)
  • 收藏
  • 关注

原创 PCI总线的发展

PCI,英文全称: PeripheralComponentInterconnect,外围组件互联,由Intel于1991年提出。随着Intel Pentium处理器诞生而迅速发展,当时几乎所有的外围设备,从硬盘控制器、声卡、显卡和网卡,都使用PCI插槽来连接到计算机的主板上。 最早提出的PCI 总线工作在33MHz 频率之下,传输带宽达到了133MB/s(33MHz X 32bit/8),比ISA 总线有了极大的改善,基本上满足了当时处理器的发展需要。随着对更高性能的要求,1993年提出此了64-bi

2022-12-30 17:50:44 195 1

原创 总线系统.

一.总线的概念和结构形态1.总线的基本概念总线(总线带宽)是构成计算机系统的互联机构。一个单处理器系统中的总线大致分为三类:(1)CPU内部连接各寄存器及运算部件之间的总线称为内部总线。(2)CPU同计算机系统的其他高速功能部件如存储器,通道等互相连接的总线称为系统总(3)中低速I/Okm设备之间互相连接的总线称为I/O总线,也是输入输出设备。总线的特性: 物理特性,功能特性,电气特性,时间特性功能特性:功能特性描述总线中每一根线的功能,如地址总线的宽度指明了总线能够直接访问

2022-12-19 18:19:07 668

原创 中央处理器

一.CPU的功能和组成1.CPU的功能指令控制 操作控制 时间控制 数据加工2.CPU的基本组成运算器和控制器是组成CPU的两大核心部件。控制器: 由程序计数器,指令寄存器,指令译码器,时序译码器,操作控制器组成。控制器的功能: 从指令cashe中取出一条指令,并指出下一条指令在指令cache中的位置。运算器功能:执行所有的算术运算;执行所有的逻辑运算,并进行逻辑测试。CPU模型图 3.CPU中的主要寄存器(1)数据缓冲寄存器(DR):

2022-12-19 17:21:11 368

原创 指令和数据的寻址方式

当采用地址指定方式时形成操作数或指令地址的方式称为寻址方式。寻址方式分为两类: 指令寻址方式和数据寻址方式。一.指令的寻址方式 {顺序寻址方式和跳跃寻址方式}1.顺序寻址方式从存储器取出第一条指令,然后执行这条指令,接着从存储器取出第二条指令,在执行第二条指令,以此类推,我们就称为指令的顺序寻址方式。PC=程序计数器=指令指针寄存器2.跳跃寻址方式下条指令的地址码不是有程序计数器给出的,而是由本条指令给出就叫做跳跃寻址方式。注:程序跳跃后按新的指令地址开始顺序执行。二

2022-12-04 23:04:31 1071

原创 指令系统发展与指令格式

一.指令系统的发展与性能要求1.指令就是要计算机执行某种操作的命令。计算机的指令有微指令,机器指令和宏指令。一台计算机中所有机器指令的集合称为指令系统或指令集。2.大多数计算机的指令系统多达几百条,我们称这些计算机为复杂指令系统计算机,简称CISC.特点: 数量多;指令长度不固定,寻址方式多;读写周期长。造硬件资源浪费,常使用的简单指令仅占指令总数的20%,但在程序中出现的频率却占80%。3.精简指令系统计算机,简称RISC。(用在高端系统中。)特点:指令数量少;指令长度固定指令格式

2022-11-26 22:18:34 673

原创 外围设备简要

一 外围设备概述1.外围设备的功能是在计算机和其他机器之间以及计算机与用户之间提供联系。2.外围设备有三个基本部分组成:(1)存储介质,具有保存信息的物理特征。(2)驱动装置,用于移动存储介质。(3)控制电路,向存储介质发送数据或从存储介质接收数据。3.外围设备的分类: 外围设备可分为输入设备,输出设备,外存设备,数据通信设备和过程控制设备。外围设备的特点: 工作速度比主机慢的多,各外围设备信息类型和结构格式都不同,信号类型,电瓶极性高低不一。二 磁盘存储设备扇区

2022-11-15 20:49:02 1704

原创 cache存储器

cache的功能: cache是一种高速缓冲存储器,是为了解决CPU和主存之间速度不匹配而采用的一项重要技术,其原理基于程序运行中具有的空间局部性和时间局部性特征。cache存取速度比主存快,容量远小于主存。从功能上看,它是主存的缓冲存储器,由高速的SRAM组成,为了追求高速,包括管理在内的全部功能由硬件实现,因而对程序员是透明的。cache失效的原因: 1.义务失效 2.容量失效(地址映射,全相联解决) 3. 冲突失效(映射地址相同,n路组相联解决)cache的基本原理: 当CPU读取内

2022-11-08 22:50:28 1074

原创 多模块交叉存储器主要考点

一个由若干个模块组成的主存储器是线性编址的,这些地址在各模块中如何安排有两种方式,一种是顺序方式,一种是交叉方式。顺序方式:模块放在高位置,字放在低位。 物理角度连续。 时间:t1=mT。交叉方式:模块放在低位,字放在高位。 物理不连续,逻辑连续。 时间:t2=T(m-1)τ。eg.128字 模块:8(2³) 连续读出8个字128/8=16(2⁴) 所以,顺序:字为A₀~A₃,模块为A₄~A₆, 交叉:模块为A₀~A₂,字为A₃~A₆地址范围:0000000~111

2022-11-01 20:27:41 1142

原创 双端口存储器

1.双端口存储器的逻辑结构双端口存储器是同一个存储器具有两组相互独立的读写控制电路。(双端口存储器也可以由DRAM构成)2.无冲突读写控制当两个端口的地址不同时在两个端口上进行读写操作,一定不会发生冲突。当任意端口被选中驱动时,就可对整个存储器进行存取,每一个端口都有自己的片选控制和输出驱动控制。图中字母符号下标中L表示左端口,R表示右端口,LB表示低位字节,UB表示高位字节。表中符号1代表高电平,0表示低电平,X为任意,Z为高阻态。3.有冲突的读写控制当两个端口同时存取存储器同意

2022-10-29 17:39:36 3987

原创 同步 DRAM(SDRAM)

这样做的目的是使SDRAM的操作在系统时钟CLK的控制下,与系统的高速操作严格同步进行。传统的异步DRAM是根据控制信号的电平组合选择工作方式的,而SDRAM将一组控制信号的电平编码组合为“命令”。例如,(RAS、CAS、WE、CS)非以及特定地址线的不同组合分别代表激活存储体(active,所有存储体在读/写之前都必须被激活)、读、写、预充等不同的命令。在DRAM接口上增加时钟信号则可以降低存储器芯片与控制器同步到开销,优化DRAM与CPU之间的接口,这是同步DRAM(SDRAM)的最主要改进。

2022-10-23 16:42:54 318

原创 存储器容量的扩充

若给定的芯片存储容量较小(字数少),不满足设计要求的总存储容量,则需要进行字扩展,让多片给定芯片分时工作。三组信号线中给定芯片的地址总线和数据总线公用,读写控制信号线公用,由地址总线的高位译码产生片选信号,让各个芯片分时工作。若给定的芯片的字数(地指数)符合要求,但位数较短,不满足设计要求的存储器字长,则需要进行位扩展,让多片给定芯片并行工作。例如:利用多片1M*4位的SRAM芯片设计一个存储容量位1M*8位的SRAM存储器。若给定的芯片的字数和位数均不符合要求,则需要先进行位扩展,再进行字扩展。

2022-10-15 23:34:06 702

原创 运算器简单介绍

直接运算的表示方法:字符串形式:用于非数值计算领域、压缩的十进制数串:分为定长和不定长两种。IEEE754的浮点数(比较特殊)浮点数的规格化:主要解决同一浮点数表示形式的不唯一性问题。运算器的基本操作包括加、减、乘、除四则运算,与、或、非、异或等逻辑操作,以及移位、比较和传送等操作,亦称算术逻辑部件(ALU)。根据运算器内部总线的连接方式,可将运算器的基本结构分为单总线,双总线及三总线结构。浮点格式:容许的数值范围很大,但要求的处理硬件比较复杂。三总线结构的运算器:三总线结构的运算器的特点是操作时间快。

2022-10-05 22:57:45 1935

原创 Linux

在很多企业网络中,为了追求速度和安全,Linux不仅仅是被网络运维人员当作服务器使用,甚至当作网络防火墙,这是Linux的一大亮点。Linux有上百种不同的发行版,如基于社区开发的。3、Linux是免费的,Windows是收费的,不过不代表所有Linux都是免费的,有一部分进行商业运作的Linux是收费的,比如。3.Linux系统工具链完整,简单操作就可以配置出合适的开发环境,可以简化开发过程,减少开发中仿真工具的障碍,使。的特性,具有非常强大的网络功能,其支持所有的因特网协议,包括TCP/

2022-09-25 22:36:54 167

原创 奇偶校验原理,海明码

把数据的每一个二进制位分配在几个不同的偶校验位的组合中,当某一位出错后,就会引起相关的几个校验位的值发生变化,这不但可以发现出错,还能指出是哪一位出错,为进一步自动纠错提供了依据。它是利用在信息位为k位,增加r位冗余位,构成一个n=k+r位的码字,然后用r个监督关系式产生的r个校正因子来区分无错和在码字中的n个不同位置的一位错。2、奇校验:就是让原有数据序列中(包括要加上的那位)1的个数为奇数,如果原有的1已经是奇数了,就只能加0,这样1还是奇数个。注:如果采用偶校验,校验位应为0(1的个数为偶数);

2022-09-18 23:05:24 2799

原创 8421码,5421码,2421码,余3码的区别

一种有权码指的是四位二进制数,从0000~1001,分别代表十进制数0~9,这十个数每个数都有自己的8421码: 0=0000 1=0001 2=0010 3=0011 4=0100 5=0101 6=0110 7=0111 8=1000 9=1001 ,例如:321的8421码就是 3 2 1 :0011 0010 0001 即: 0011=8x0+4x0+1x2+1x1=3 0010=8x0+4x0+2x1+1x0=2. 0001=8x0+4x0+2x0+1x1=1。无权码包括了余3码等。

2022-09-11 18:02:00 7377

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除