计算机组成原理/数字逻辑电路
文章平均质量分 69
MuscleMonsterCXK
这个作者很懒,什么都没留下…
展开
-
计算机组成原理-Verilog实现ALU/斐波那契数列器
实验目的一、 掌握算术逻辑单元 (ALU) 的功能。二、 掌握数据通路和控制器的设计方法。三、 掌握组合电路和时序电路,以及参数化和结构化的Verilog描述方法。四、 了解查看电路性能和资源使用情况。五、 利用ALU设计应用器件。实验环境Vivado 2019.2 on ubantu20.04实验步骤一、 完成ALU模块的逻辑设计和仿真二、 查看32位ALU的RTL和综合电路图,以及综合电路资源和时间性能报告三、 完成6位ALU的下载测试,并查看RTL电路图,以及实现电路资源和时间性原创 2021-04-17 12:16:38 · 4518 阅读 · 6 评论 -
Verilog-状态机的描述方法
https://www.cnblogs.com/lyc-seu/p/12580927.htmlMoore型和Mealey型状态机1.Moore 状态机的输出仅与当前状态值有关, 且只在时钟边沿到来时才会有状态变化。次态=f(现状,输入),输出=f(现状)2.Mealy 状态机的输出不仅与当前状态值有关, 而且与当前输入值有关。次态=f(现状,输入),输出=f(现状,输入)描述同一个事务,mealy的状态更少。一段式状态机一段式状态机:一段式状态机只选择一个状态标志位,这个状态标志位会在输入的.转载 2021-04-17 12:04:48 · 502 阅读 · 0 评论