I2S 相关参数 LRCLK BCLK MCLK

本文介绍了音频采样中的关键概念,如位宽(表示数据精度)、LRCLK(帧时钟,采样率)、BCLK(位时钟,数据传输速率)和MCLK(主时钟,系统同步)。重点讲解了I2S接口中主从关系对时钟方向的影响以及MCLK在系统同步中的作用。
摘要由CSDN通过智能技术生成

位宽

位宽是采样精度,就是使用几位二进制数表示采样数据。比如,位宽 16,代表用 16 位二进制数表示采样到的数据,可表示范围:
0  到  ( 2 16 − 1 ) 0\ 到\ (2^{16} - 1) 0  (2161)

LRCLK

LRCLK 是帧时钟,即采样率,一个周期采样一次数据。用于标志声道,高电平时传输一个声道的数据,低电平时传输另一个声道的数据。
常说的 44.1KHz、48KHz 就是 LRCLK
常说的 128fs、256fs 中的 fs 指的也是采样率 sampling frequency

BCLK

BCLK 是位时钟,一个周期传输一位音频数据。有时也被叫做 SCLK,串行时钟
位时钟频率 = 采样率 x 位宽 x 声道数
如 采样率 48000,位宽 16 位,2 声道 时,BCLK = 48000 x 16 x 2 = 1.536M

MCLK

主时钟,也叫系统时钟。一般是采样率的整数倍,具体根据 CPU 和 CODEC 能力来决定,看能不能产生合适的时钟。
常见的 256 fs,假如采样率为 48000,则 MCLK = 48000 x 256 = 12.288M

主从与时钟方向

I2S 的主从决定时钟方向。
一般 LRCLK 和 BCLK 由 I2S Master 输出,I2S Slave 接收。有些 CODEC 也允许 Master/Slave 混合, LRCLK 和 BCLK 可以一个做输入,一个做输出,但是一般不这样用。

MCLK 是为了系统间能够更好地同步,并不是必要的。具体看相关芯片说明,有的 CODEC 芯片甚至要求必须一直有 MCLK,才能工作。

  • 2
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值