在前两章节的基本思路和概念的铺垫后,本章开始正式进入节奏。
本章节从MOS晶体管这个逻辑单元的最基本的要素开始说起,基于MOS晶体管来实现逻辑门(Logic Gate),然后通过逻辑门互连构成计算机的各种电路,这些电路可以分为两大类:组合逻辑电路和存储逻辑电路,而这两者通过组合和互连,则构成了时序逻辑电路(Sequential Logical Circuit),时序逻辑电路可实现有限状态机,而有限状态机正是冯·诺依曼体系结构中的心脏。
个人理解小结:
- MOS晶体管的电气特性应该是电子通讯专业的模拟电路课程中描述的,但在本书中并未探究,因为这已经属于计算机层次中最底层还要向下的层。我们只需要知道,通过MOS晶体管的组合,可以实现逻辑门
- 本章详细介绍了MOS晶体管如何构成最基本的“与”、“或”、“非”门,基本思路是通过输入信号以及MOS管的特性,实现高低电平的输出
- 通过“与”、“或”、“非”门的组合,可以构成译码器,译码器可以解释一个二进制数,经常被用于解释“操作码”
- 同样,逻辑门组合可以构成多路复用器,主要用来选择输入信号
- 逻辑门组合可以构成全加器,每个bit的相加