![](https://img-blog.csdnimg.cn/20191011141059325.jpg?x-oss-process=image/resize,m_fixed,h_224,w_224)
zynq
theboynoName
我不是码农,是有情怀的画家。
展开
-
zynq双核交互(1)之zynq双核的启动
zynq双核交互(1)之zynq双核的启动zynq双核交互相关的官方相关资料如下:ug585-Zynq-7000-TRM.pdf第6.1.10章节。xapp1078-amp-linux-bare-metal.pdf本文档还描述了如何创建可启动的解决方案以及如何调试两个cpu。xapp1079-amp-bare-metal-cortex-a9.pdfZynq-70...原创 2019-11-29 10:47:28 · 2613 阅读 · 1 评论 -
AXI总线介绍
AXI4.0总线协议简介Advanced eXtensible Interface (AXI) protocol是有ARM公司提出的高级可扩展接口协议,在AMBA4.0中将其修改升级为AXI4.0。主要包括AXI4.0、AXI4.0-lite、ACE4.0、AXI4.0-stream这四种。Xilinx从Spartan-6和Virtex-6设备开始,引入了AXI协议,因为其优点有很多,就不罗嗦了...原创 2019-10-11 14:18:41 · 5510 阅读 · 1 评论 -
AXI4_lite协议详解
AXI4-lite协议介绍AXI4-lite是AXI4-full的简化版。用于简单、低吞吐量的内存映射通信。主要用于内核和外设寄存器之间的通信。功能类似STM32中外设与CPU之间的通信时使用的协议,比如当访问串口的数据寄存器时,只访问四个字节的数据,所以使用AXI4-lite就特别合适。再比如,在PL写一个用于PS端操作的外设时,其外设寄存器一般通过AXI4-lite总线和PS交互。AXI4...原创 2019-10-11 14:22:38 · 12247 阅读 · 2 评论 -
AXI4_full协议详解
AXI4-full协议介绍AXI4.0-full包含突发控制信号,所以可以进行突发传输,在只指定一次地址后,可以一次传输多达256个数据(数据的宽度取决于带宽)。主要用于往DDR或者OCM中写入大量数据时使用。信号线详细描述下面信号包含五个通道的所有信号。其中每个通道都有其自己的双向握手机制信号线xxVALID和xxREADY,这俩信号线的介绍,详见AXI总线介绍。全局信号ACLK ...原创 2019-10-11 14:27:59 · 11951 阅读 · 0 评论 -
AXI4_stream协议详解
AXI4-stream协议介绍AXI4-stream总线协议不同于AXI4-lite是AXI4-full协议。后者是基于内存映射的,传输时需要提供要操作的内存地址。而AXI4-stream是面向流的传输,不涉及到内存地址。就像串口发送数据的时候,只按一定的波特率往出发送,不关心接收者存放的细节。因此,它不具有五个独立的协议通道。但握手过程和AXI4-lite是AXI4-full一样。关于握手过程...原创 2019-10-11 14:30:58 · 20773 阅读 · 3 评论