DDR 内存基础知识(2)- DDR预取在一个时钟周期中,同时将相邻列地址的数据一起取出来,这个是并排取出来的,相当于拓宽车道。并行取出DRAM数据,再由列地址0/1/2(DDR1使用列0,DDR2使

402 篇文章 169 订阅

对预取概念理解之前,先来复习下DDR颗粒位宽的概念。上一篇文章说了,一个Memory Array中由行地址和列地址的交叉选中一个位,若两个Array叠加在一起,就同时选中了两个Bit,位宽是X2。若四个Array叠加到一起,就能够同时选中四个Bit,位宽则是X4。也就是说,对一个X4位宽的DDR 颗粒,如果给出行地址和列地址,就会同时输出4个Bit到DQ数据线上。

进入DDR时代之后,就有了prefetch技术,DDR1是两位预取(2-bit Prefetch)有的公司则贴切的称之为2-n Prefetch(n代表芯片位宽)。DDR2是四位预取(4-bit Prefetch),DDR3和DDR4都是八位预取(8-bit Prefetch)。

在一个时钟周期中,同时将相邻列地址的数据一起取出来,这个是并排取出来的,相当于拓宽车道。并行取出DRAM数据,再由列地址0/1/2(DDR1使用列0,DDR2使用列0和列1,DDR3使用列0,1和2)选择输出。

下图为更宏观展现:

下篇文章将探讨有关内存的三种频率,核心频率,IO频率,有效传输速率。

参考文章:https://www.expreview.com/168-5.html
————————————————
版权声明:本文为CSDN博主「0xFFFFFFF0」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/weixin_43858632/article/details/119280928

  • 2
    点赞
  • 12
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值