![](https://img-blog.csdnimg.cn/20201014180756724.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
HNU电子电路
文章平均质量分 67
一袍清酒付825
转Tswatery.github.io
展开
-
Quartus II 9.0sp1之功能仿真
文章目录功能仿真功能仿真功能仿真的意思就与C++中利用数据结果调试代码类似,只用于解决在理论层次上对应输入的输出是否正确,是没有考虑门输入延迟的,所以结果就更加接近理论值标准,具体操作如下:1.首先我们要先建立一个Verilog HDL 或者 VHDL文件,并且编译成功注意此时的模块名字应与顶层相同。编译成功:狗都不管warnings2.为了功能仿真我们应该建立一个vwf文件3.对vwf文件的操作首先在下图所标示的地方右击。然后Insert->Insert Node or Bu原创 2021-12-06 20:16:49 · 4935 阅读 · 2 评论 -
HNU 19.迭代电路习题
文章目录前言3-56思路电路图3-60思路电路图后言前言就是尝试尝试这种方法,也记录一下自己的思考。3-56我们从(b)开始讲。其实迭代电路的设计就像程序设计中的递归设计一样,要明确有几个输入有几个输出,每个输入是什么意思,对应的每个输出又是什么意思,哪个输出是有利于下一单元的利用,哪一个是到此为止就可以输出了的。思路本题是要求对4为输入求补。由于题中并没有讲是真值还是原码,所以我们按照所有为求补来解,进位舍去。我之前对数求补是符号位后全部取反再+1,显然这种思路并不利于迭代的设计。我们采原创 2021-12-02 21:22:11 · 527 阅读 · 0 评论