全志平台双路LVDS配置

在全志A40I调试双路lvds 起初看参数配置去调试,但是一直是黑屏,所以到处在网上产找资料

最终双路lvds终于有显示了,话不多说,直接进入正题

先查看双路lvds的规格书

lcd_dclk_freq, lcd_ht 是指两个 link 合并后的时钟频率和 cycle 个数。 故
lcd_dclk_freq = 54x2 = 108, lcd_ht = 844x2=1688

a40i-android7.1\lichee\tools\pack\chips\sun8iw11p1\configs\a40-boardcon\sys_config.fex

我参考了全志A20_LCD模块开发说明文档

里面有个错误lcd_vt也x2,所以我参考使用这个方法。lvds一直没显示。最后在百度文库发现这个问题!

lvds GPIO配置

  • 1
    点赞
  • 5
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值