-
计算机的基本硬件系统:运算器、控制器、存储器、输入设备、输出设备
-
CPU,中央处理单元,主要由运算器、控制器、寄存器组和内部总线等部件组成。
-
CPU功能:
程序控制;操作控制;时间控制;数据处理 -
运算器:算术逻辑单元(ALU,Arithmetic and Logic Unit)、累加寄存器、数据缓冲寄存器、状态条件寄存器;
-
运算器功能:1)执行所有的算术运算;2)执行所有的逻辑运算并进行逻辑测试。
1. 算术逻辑单元(ALU)。负责处理数据,实现对数据的算术运算和逻辑运算
2. 累加寄存器(AC)。是一个通用寄存器,其功能是当运算器的算术逻辑单元执行算术或者逻辑运算时,为ALU提供一个工作区。是运算数值的暂存区域。运算的结果是放在累加器中的,运算器至少要有一个累加寄存器。
3. 数据缓冲寄存器(DR)。在对内存储器进行读写操作时,用DR暂时存放由内存储器读写的一条指令或一个数据字,将不同时间段内读写的数据隔离开来。作用:作为CPU和内存、外部设备之间数据传送的中转站;作为CPU和内存、外围设备之间在操作速度上的缓冲;在单累加器结构的运算器中,数据缓冲器还可以兼做为操作数寄存器。
4. 状态条件寄存器(PSW)。PSW保存由算术指令和逻辑指令运行或者测试的结果建立的各种条件码内容,主要分为状态标志和控制标志。 -
控制器:保证程序的正常执行,处理异常事件。一般包括指令控制逻辑,时序控制逻辑,总线控制逻辑和中断控制逻辑等。
1.指令寄存器(IR)。当CPU执行一条指令时,先把它从内存取到缓冲寄存器中,再送入IR暂存,指令译码器根据IR的内容产生各种微操作指令,控制其他的组成部件,完成所需的功能。
2.程序计数器(PC)。具有寄存信息和计数两种功能。又称为指令计数器。pc存储将要执行的下一条指令的地址
3.地址寄存器(AR)。保存当前CPU所访问的内存单元的地址
4.指令译码器(ID)。指令包含操作码和地址码两部分。指令译码器对指令中的操作码字段进行分析解释,识别该指令规定的操作。
5.时序控制逻辑要为每条指令按时间顺序提供应有的控制信号。总线逻辑是为多个功能部件服务的信息通路的控制电路,中断控制逻辑用于控制各种中断请求,并根据优先级的高低对中断请求进行排队,逐个交给CPU进行处理。 -
寄存器:专用寄存器和通用寄存器。运算器和控制器中的寄存器是专用寄存器,作用固定。
软件程序设计-第一章-第一节计算机组成
最新推荐文章于 2024-08-06 21:17:59 发布