自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(7)
  • 收藏
  • 关注

原创 AXI 4k边界

一次burst transaction从地址0开始,那么4096*N这些地址便是4K边界地址,(4K=4*2^10=4096)第二次burst传输burst length为200,地址直接从4096开始,到4096+200*2^4-1;第三次burst传输burst length为256,地址直接从8191开始,到8192+256*2^4-1;地址的偏移量即一次burst传输的最大BYTE数= 2^12/(burst length*2^AXSIZE),第一次burst传输,地址从0 到2047;

2024-03-29 18:21:30 560 1

原创 傅里叶级数与解调;频谱与频谱密度

傅里叶级数展开:以IQ调制的调制信号为例:显然,只要求出傅里叶级数的系数c1,就可解调出a和b。傅里叶级数计算公式:可将复傅里叶级数展开式f(t)理解为一系列旋转向量的和,三维频谱图如下:如果f(t)中含有某个旋转向量e^jmw0t,用与它相反的旋转向量e^-jmw0t与f(t)相乘,则该旋转向量不再旋转,停在cm位置,而其他相乘后的向量依旧旋转,积分后得到cm。利用复数运算解调的过程实际上就是求傅里叶系数c1的过程。......

2022-06-23 14:06:18 4602

原创 通信原理几种调制方式

IQ调制:I是in-phase 同向,Q是quadrature 正交OFDM:Orthogonal Frequency Division Multiplexing 正交频分复用CDMA:Code Division Multiple Access 码分多址

2022-05-09 20:12:59 4285

原创 pulstran_rectpuls

subplot(3,1,1);t=0:0.001:8;d=[0 0;0.5 1;1 1;1.5 0;2 1 ;2.5 1;3 0;3.5 0;4 0;4.5 1 ;5 1 ;5.5 0 ;6 1 ;6.5 1 ;7 0 ;7.5 0];%d的第一列为偏移量,第二列为增益量。在此处的作用如下:第一行[0 0]表示第一个偏移量为0,即点t=0处增量为0;%第二行[0.5 1]表示第二个偏移量为0,5,即点t=0.5处增量为1;第三行[1 1]表示第三个偏移量为1,即点t=1处增量为1;…依次类推s=.

2022-05-02 12:34:47 395

原创 静态时序分析(STA)相关概念

launch edge:是源寄存器发送数据的时钟沿,是时序分析的起点。latch edge:是目的寄存器捕获数据的时钟沿,是时序分析的终点。Data Arrival Time:从launch edge开始,data实际到达Reg2 D端的时间。 Data Arrival Time = Tclk1 + Tco + Tdata + launch edge Tclk1:时钟生成器生成的时钟信号到达reg1时钟输入端的时间延迟。 Tco:reg...

2022-04-29 17:14:30 1069

原创 verilog自学笔记

(1}驱动与赋值:wire类型是被驱动的,该值不被保存,再任一仿真步进上都需要重新计算。reg类型是被赋值的,再仿真过程中被一直保持,直到下一个赋值出现。wire A_xor_wire;assign #1 A_xor_wire = eq0 ^ eq1;两者描述目的一样,但第一个实际是连续驱动的过程,在仿真的任意时刻A_xor_wire的值为eq0与eq1的异或;第二个只在eq0或eq1发生改变时,才会将计算的值赋给A_xor_wire,在其他时刻A_xor_wire的值需要被保持。连

2022-03-21 11:14:37 1314

原创 Exams/ece241 2014 q4经验

总结:模块命名注意不能与内置模块同名Given the finite state machine circuit as shown, assume that the D flip-flops are initially reset to zero before the machine begins.Build this circuit.方法一:模块实例化1)当按端口名称进行端口对应实例化时,success。module top_module ( input clk, ...

2022-02-20 23:07:01 1042

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除