【计算机系统结构】样例试卷及参考答案

这是一份关于计算机系统结构的样例试卷及参考答案,涵盖了选择题、问答题和计算题等内容,涉及计算机组成原理、Cache、流水线、多路通道等多个核心知识点。通过这份资料,可以检验和提升在计算机系统结构领域的理解和应用能力。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

计算机系统结构样例试卷

一、选择题(每小题2分,共20分)

1、关于计算机系统结构、计算机组成和计算机实现间的关系说法正确的是(     )。

A.计算机组成是计算机系统结构的逻辑实现

B.一种计算机系统结构只可以有一种计算机组成

C.一种计算机组成只可以有一种计算机实现

D.同一系列机中各种型号的机器具有相同的系统结构,以及相同的组成和实现技术

2、关于RISC和CISC处理机的指令系统结构说法正确的是(     )。

A.RISC采用变长编码                   B.CISC采用定长编码

C.RISC只有load/store指令可以访存      D.CISC 的CPI为1

3、将计算机系统中某一部件的处理速度提高为原来的10倍,但该部件的处理时间占整个系统运行时间的50%,则系统加速比约为(     )。

A.1.2           B.1.6             C.1.8            D.2.0       

4、load-store指令集结构的优点是(     )。

A.无需“浪费”寄存器保存变量          B.其目标代码量较小

C.可以直接对存储器操作数进行访问      D.各种指令的执行时钟周期数相近

5、关于流水线瓶颈段说法错误的是(     )。

A.瓶颈段指时间最长的段                B.瓶颈段指时间最短的段

C.细分瓶颈段是常用解决方法            D.重复设置瓶颈段是常用解决方法

6、MIPS流水寄存器不包括(     )。

A.IF / ID          B.ID / EX      C.EX / WB        D.MEM / WB

7、关于3C失效与Cache的相联度、容量的关系说法正确的是(     )。

A.相联度越高,冲突失效就越少

B.强制性失效和容量失效会受相联度的影响

C.强制性失效会受Cache容量的影响

D.容量失效随着容量的增加而增加

8、对于两级Cache,假设在1000次访存中,第一级Cache失效40次,第二级Cache失效20次,则第二级Cache的局部失效率为(     )。

A.2%            B.4%          C.40%             D.50%       

9、低速或中速的外围设备适合连接到(     )。

A.选择通道     B.字节多路通道   C.数组多路通道    D.任意一种通道

10、关于目前较为流行的并行编程工具说法错误的是(     )。

A.OpenMP可用于多核编程开发

B.OpenMP提供一个共享存储并行系统上的应用编程接口

C.MPI是基于消息传递的工具,而PVM不是基于消息传递的工具          

D.HPF是一个支持数据并行的并行语言标准

二、问答题(共26分)

1、(8分)解决流水线数据冲突的方法主要有哪四种?并对各种方法做简要说明。

2、(10分)“Cache-主存”和“主存-辅存”层次的主要区别是什么?

3、(8分)降低Cache失效率有哪些方法?至少对四种方法做简要说明。

三、分析题(共9分)

通过展开循环两次,列举出下面循环中的所有相关,包括输出相关、反相关、真数据相关。

for (i=2 ;i<100 ; i=i+1)

    a[i] = b[i] + a[i] ;

     c[i+1] = a[i] +d[i] ;

     a[i-1] = 2 * b[i] ;

  

第一章 计算机体系结构的基本概念 1.1 引论 1.2 计算机体系结构的概念 1.2.1 计算机系统中的层次概念 1.2.2 计算机体系结构 1.2.3 计算机组成和计算机实现技术 1.3 计算机体系结构的发展 1.3.1 存储程序计算机体系结构及其发展 1.3.2 计算机的分代和分型 1.3.3 应用需求的发展 1.3.4 计算机实现技术的发展 1.3. 5 体系结构的生命周期 1.4 计算机体系结构中并行性的发展 1.4.1并行性概念 1.4.2 提高并行性的技术途径 1.5 定量分析技术基础 1.5.1 计算机性能的评测 1.5.2 测试程序 1.5.3 性能设计和评测的基本原则 1.5.4 CPU的性能 1.6 影响计算机体系结构的成本和价格因素 1.6.1 集成电路的成本 1.6.2 计算机系统的成本和价格 1.7 小结习题一第二章 计算机指令集结构设计 2.1 指令集结构的分类 2.1.1 指令集结构的分类 2.1.2 通用寄存器型指令集结构分类 2.2 寻址技术 2.3 指令集结构的功能设计 2.3.1 CISC计算机指令集结构的功能设计 2.3.2 RISC计算机指令集结构的功能设计 2.3.3 控制指令 2.4 操作数的类型、表示和大小 2.5 指令集格式的设计 2.5.1 寻址方式的表示方法 2.5.2 指令集格式的选择 2.6 编译技术与计算机体系结构设计 2.6.1 现代编译器的结构和相关技术 2.6.2 现代编译技术对计算机体系结构设计的影响 2.6.3 计算机体系结构对当前编译技术的影响 2.7 DLX指令集结构 2.7.1 DLX指令集结构 2.7.2 DLX指令集结构效能分析 2.8 小结习题二第三章 流水线技术 3.1 流水线的基本概念 3.1.1 流水线的基本概念 3.1.2 流水线的分类 3.2 DLX的基本流水线 3.2.1 DLX的一种简单实现 3.2.2 基本的DLX流水线 3.2.3 流水线性能分析 3. 3 流水线中的相关 3.3.1 流水线的结构相关 3.3.2 流水线的数据相关 3.3.3 流水线的控制相关 3.4 流水线计算机实分析(MIPS R4000) 3.4.1 MIPS R4000整型流水线 3.4.2 MIPS R4000浮点流水线 3.4.3 MIPS R4000流水线的性能分析 3.5 向量处理机 3.5.1 向量处理方式和向量处理机 3.5.2 向量处理机实分析 3.6 小结习题三第四章 指令级并行 4.1 指令级并行的概念 4.1.1 循环展开调度的基本方法 4.1.2 相关性 4.2 指令的动态调度 4.2.1 动态调度的原理 4.2.2 动态调度算法之一:记分牌 4.2.3 动态调度算法之二:Tomasulo算法 4.3 控制相关的动态解决技术 4.3.1 减少分支延迟:分支预测缓冲技术 4.3.2 进一步减少分支延迟:分支目标缓冲 4.3.3 基于硬件的推断执行 4.4 多指令流出技术 4.4.1 超标量技术 4.4.2 多指令流出的动态调度 4.4.3 超长指令字技术 4.4.4 多流出处理器受到的限制 4.5 小结习题四第五章 存储层次 5.1 存储器的层次结构 5.1.1 从单级存储器到多级存储器 5.1.2 存储层次的性能参数 5.1.3 “Cache—主存”和“主存—辅存”层次 5.1.4 存储层次的四个问题 5.2 Cache基本知识 5.2.1 映象规则 5.2.2 查找方法 5.2.3 替换算法 5.2.4 写策略 5.2.5 Cache的结构 5.2.6 Cache性能分析 5.2.7 改进Cache性能 5.3 降低Cache失效率的方法 5.3.1 增加Cache块大小 5.3.2 提高相联度 5.3.3 Victim Cache 5.3.4 伪相联Cache 5.3.5 硬件预取技术 5.3.6 由编译器控制的预取 5.3.7 编译器优化 5.4 减少Cache失效开销 5.4.1 让读失效优先于写 5.4.2 子块放置技术 5.4.3 请求字处理技术 5.4.4 非阻塞Cache技术 5.4.5 采用两级Cache 5.5 减少命中时间 5.5.1 容量小,结构简单的Cache 5.5.2 虚拟Cache 5.5.3 写操作流水化 5.5.4 Cache优化技术小结 5.6 主存 5.6.1 存储器技术 5.6.2 提高主存性能的存储器组织结构 5.7 虚拟存储器 5.7.1 虚拟存储器基本原理 5.7.2 快表(TLB) 5.7.3 页面大小的选择 5.8 进程保护和虚存实 5.8.1 进程保护 5.8.2 页式虚存举:Alpha AXP的存储管理和21064的TLB 5.9 Alpha AXP 21064存储层次 5.10 小结习题五第六章 输入输出系统 6.1 概述 6.2 存储设备 6.2.1 磁盘设备 6.2.2 磁带设备 6.2.3 光盘设备 6.3 总线 6.3.1 总线分类 6.3.2 总线基本工作原理 6.3.3 总线使用 6.3.4 总线标准和实 6.3.5 设备的连接 6.3.6 CPU与I/O处理的匹配 6.4 通道处理机 6.4.1 通道的作用和功能 6.4.2 通道的工作过程 6.4.3 通道种类 6.4.4 通道中的数据传送过程 6.4.5 通道的流量分析 6.5 I/O与操作系统 6.5.1 I/O和Cache数据一致性 6.5.2 DMA和虚拟存储器 6.6 I/O系统设计 6.7 小结习题六第七章 多处理机 7.1 引言 7.1.1 并行计算机体系结构的分类 7.1.2 通信模型和存储器的结构模型 7.1.3 通信机制的性能 7.1.4 不同通信机制的优点 7.1.5 并行处理面临的挑战 7.1.6 并行程序的计算/通信比率 7.2 多处理机的存储器体系结构 7.2.1 集中式共享存储器体系结构 7.2.2 分布式共享存储器体系结构 7.3 互连网络 7.3.1 互连网络的性能参数 7.3.2 静态连接网络 7.3.3 动态连接网络 7.4 同步与通信 7.4.1 同步机制 7.4.2 大规模机器的同步 7.5 并行化技术 7.5.1 并行化的基本策略 7.5.2 并行语育与编译器 7.6 多处理机实 7.6.1 Challenge多处理机系统 7.6.2 Origin 20007.
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值