基于计算机组成原理(第2版)唐朔飞编著
第2篇 计算机系统的硬件结构
第3章 系统总线
-
计算机系统的五大部件之间的互连方式有两种:分散连接、总线连接
-
总线是连接多个部件(模块)的信息传输线,是各部件共享的传输介质。在某一时刻只允许有一个部件向总线发送信息,但多个部件可以同时从总线上接收相同的信息。
-
总线的定义:为多个功能组件服务的一组公用信息线。
-
按功能分类:地址总线、数据总线、控制总线。
-
按连接部件不同分类:片内总线、系统总线、通信总线。
-
按系统总线传输信息的不同,分为三类:数据总线、地址总线、控制总线。
-
总线特性:机械特性、电气特性、功能特性、时间特性。
-
总线复用:一条信号线上分时传送两种信号。地址线和数据线复用。
-
总线带宽是指单位时间内总线上可传输的数据位数,通常用每秒传送信息的字节数来衡量,单位可用MBps(兆字节每秒)表示。
-
通道是一个具有特殊功能的处理器,对I/O设备具有统一管理的功能。
-
总线线判优控制:确定哪个主设备能使用总线。
分为集中式和分布式两种。 -
集中式:链式查询、计数器定时查询、独立请求方式。
-
链式查询方式特点:很容易扩充设备,对电路故障很敏感
-
计数器定时查询方式:当某个请求占用总线的设备地址与计数值一致时,便获得总线使用权,此时终止计数查询。
特点:计数可以从“0”开始,此时一旦设备的优先次序被固定,设备的优先级就按0,1,…,n的顺序降序排列;计数也可以从上一次计数的终止点开始,即循环,此时设备使用总线的优先级相等;计数器的初始值还可由程序设置,故优先次序可以改变。控制较复杂。 -
独立请求方式特点:响应速度快,优先次序控制灵活,但控制线数量多,总线控制更复杂。
-
总线通信控制:同步通信、异步通信、半同步通信和分离式通信。
例题
第4章 存储器
1.存储器分类
- 按存储介质分类:半导体存储器、磁表面存储器、磁芯存储器、光盘存储器。
- 半导体存储器:
优点:体积小、功耗低、存取时间短
缺点:易失 - 按存取方式分类:随机存储器(RAM)、只读存储器(ROM)、串行访问存储器。
- 按在计算机中的作用分类:主存储器、辅助存储器、缓冲存储器。
2.存储器的层次结构
- 存储器有3个主要性能指标:速度、容量、每位价格(位价)
图中由上至下,位价越来越低,速度越来越慢,容量越来越大。
磁盘、磁带属于辅助存储器。 - 缓存-主存层次主要解决CPU和主存速度不区配的问题
- 主存-辅存主要解决存储系统的容量问题
- 主存-辅存这一层次的不断发展中,逐渐形成了虚拟存储系统。
3.主存储器
-
CPU与主存间的连线:地址总线、数据总线、读写控制线
-
为满足字符处理的需要,常用8位二进制数表示一个字节,因此存储字长都取8的倍数。
-
主存的技术指标:存储容量、存储速度、存储器带宽
-
主存的主要技术指标是存储容量和存储速度。
-
存储容量:存储容量是指主存能存放二进制代码的总位数
-
存储速度:存储速度由存取时间和存取周期来表示
存取时间:又称为存储器的访问时间,是指启动一次存储器操作(读或写)到完成该操作所需的全部时间。存取时间分读出时间和写入时间两种。
存取周期:指存储器进行连续两次独立的存储器操作所需的最小时间间隔,通常存取周期大于存取时间。 -
地址线是单项输入的,其位数与芯片容量有关
-
数据线是双向的,其位数与芯片可读出或写入的数据位数有关。
静态RAM(SRAM)
- 属易失性半导体存储器
图中, A 9 A_9 A9~ A 0 A_0 A0为地址输入端; I / O 1 I/O_1 I/O1~ I / O 4 I/O_4 I/O4为数据输入/输出端; C S ‾ \overline{CS}