STM32 ADC采样频率的理解

本文探讨了STM32F1系列微控制器的ADC模块在不同配置下的最大与最小采样率。当PLCK2设置为6分频时,最大采样率为约851KHz;而PLCK2设为8分频时,最小采样率约为35.7KHz。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

最大采样率

如果设置PLCK2为6分频,那么ADCCLK为:72M/6=12MHz。在外部晶振为8MHZ的情况下,这是F103系列ADC得到的最大时钟频率。

最小采样周期为1.5个周期+12.5周期=14周期。
那么最大采样频率为:12MHZ/14周期=851.142KHZ≈851KHZ
也就是1s可以采样851K个数据,对于STM32F1这个采样率已经是最大能力了。

最小采样率

如果设置PLCK2为8分频,那么ADCCLK为:72M/8=9MHz。在外部晶振为8MHZ的情况下,这是F103系列ADC得到的最小时钟频率。

最大采样周期为239.5个周期+12.5周期=252周期。
那么最大采样频率为:9MHZ/252周期=35.714KHZ≈35.7KHZ
也就是1s可以采样35.7K个数据,对于STM32F1这个采样率时其最小的采样能力。

评论 9
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

果果小师弟

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值