一周掌握FPGA Verilog HDL语法 day 1
今天给大侠带来的是一周掌握FPGA Verilog HDL 语法,今天开启第一天,下面咱们废话就不多说了,一起来看看吧。
在学习中,学习任何东西都有一个过程,一个初步认识到慢慢了解再到精通掌握的过程,当然,学习Verilog HDL语法也是一样,首先你要了解什么是Verilog HDL,然后结合实践再遵从理论,你才可能理解的更加迅速更加透彻。
Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。
这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种。
-
系统级(system):用高级语言结构实现设计模块的外部性能的模型。
-
算法级(algorithm):用高级语言结构实现设计算法的模型。
-
RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。
-
门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。
-
开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。
一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog

订阅专栏 解锁全文
7086

被折叠的 条评论
为什么被折叠?



