数字IC基础知识1

IC芯片设计流程

步骤工具/相关内容人员
Marketing Request (市场需求)
Architecture spec(架构说明书 )Top architectArchitecture engineer
Arch/Algorithm Emulation (架构/算法仿真)C/C++/MatlabAlgorithm Engineer
Design Spec(设计说明书)Design Spec example
RTL Coding(RTL代码)VHDL/Verilog/SystemVerilogRTL design engineer/design engineer
IP Level RTL coding
IP Level RTL simulationMakefile 仿真验证工具:cadence:Incisive. Synopsys: VCS. Mentor:Questasim.
( IP Level verification )C/C++/SystemC/SystemVerilog /UVMverification Spec/ test plan
unit / chip Level RTL simulation
( unit / chip Level RTL verification )full _chip test planfull chip verification engineer
Logic Synthesis逻辑综合工具:Cadence:Genus. Synopsys:Design Compile(DC)ASIC Design Engineer
(Gate Level verification)Gate Level verification Engineer
形式验证形式验证工具:Cadence:Conformal.Synopsys: FormalityASIC Front-End design engineer
STATCL Script 静态时序分析工具:Cadence:Temus. Synopsys: PrimeTime (PT). STA timing满足,得到最终NetlistASIC Front-End design engineer
DFT(design for test)插入可测试链 scan chainDFT engineer
版图生成,自动布局布线(PR,place and route)工具:Cadence :innovus. Synopsys: IC Compiler (ICC)physical design engineer
时钟树插入
DRC/LVS物理验证工具:Mentor:Calibre . Synopsys: Hercules. Cadence :Diva/dracuraLVS:layout versus schematic,版图电路一致性检查;DRC:design rule check,设计规则检查。
Post_Layout STA
生成最终GDSII
Tap-Out 流片

SOC芯片架构图

各个模块内容:
SOC常见芯片架构图

该芯片的应用场景

在这里插入图片描述

  • 0
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值