PCI Express学习篇---物理层电气特性(一)CEM信号完整性

声明:此文章为转载,转自https://blog.csdn.net/weixin_48180416/article/details/115836947

此篇为介绍PCI Express Card Electromechanical Specification,下一篇介绍Base Spec中的Transmitter电气特性。

CEM中在Card Connector Specification章节中定义了Connector信号完整性的需求和测试步骤。

2.5GT/s速率下测试步骤在PCI Express™ Connector High Speed Electrical Test Procedure Revision 1.0手册中有详细的阐述,以下会详细讲解。

先了解一些基本概念:Insertion Loss, Return Loss, Crosstalk


Insertion Loss插入损耗,定义为将某些器件或分支电路(滤波器、阻抗匹配器等)加进某一电路时,能量或增益的损耗

IL=-10log(Pi/Po)    Pi: 输入到输入端口的功率    Po: 从输出端口接收到的功率  (也可以用电压比IL=-20log(Vi/Vo))  

Return Loss:  传输线端口的反射波功率与入射波功率之比,是电缆链路由于阻抗不匹配所产生的反射

RL=-10log(Pi/Pr)   Pi: 输入到输入端口的功率    Pr: 反射到输入端口的功率  (也可以用电压比RL=-20log(Vi/Vr))  

Crosstalk串扰: 是两条信号线之间的耦合、信号线之间的互感和互容引起线上的噪声,例如Package的Crosstalk:

NEXT(Near end crosstalk) 是表示近端串扰,DDNEXT表示differential near end crosstalk, 差分的近端串扰;

FEXT(Far end crosstalk) 是表示远端串扰。

另外介绍非常重要的一个参数: S参数


S参数的全称为Scatter 参数,即散射参数。S参数描述了传输通道的频域特性,在进行串行链路SI分析的时候,获得通道的准确S参数是一个很重要的环节,通过S参数,我们能看到传输通道的几乎全部特性。

信号完整性关注的大部分问题,例如信号的反射,串扰,损耗,都可以从S参数中找到有用的信息。

n输入端口、n输出端口的S参数矩阵如下:

Sij代表的意思是能量从j口注入,在i口测得的能量

例如,四端口的网络结构如下图:

四端口网络S参数中,

S11,S22,S33,S44分别表示各端口的回波损耗/反射系数

S21,S12,S34,S43表示插入损耗/传输增益

S13,S31,S24,S42表示近端串扰 (near end crosstalk, NEXT)

S14,S41,S23,S32表示远端串扰 (far end crosstalk, FEXT)

以下介绍Connector信号完整性测试注意事项


由于测试IL、RL、Crosstalk时Connector之间的间距和走线长度不同,因此有两种测试装置。

一种是测试IL、RL,一种是测试Near-end Crosstalk。

IL, RL测试:

  • 设计应该最小化test board和add-in card micostrip traces(微带线走线,走PCB表面,与带状线相比速度快,但是容易受到干扰)对Connector差分特性的影响。
  • 保证差分线uncoupled, test trace在物理上允许的条件下分的越开越好,同时要满足trace length的需求;
  • IL、RL测试600mil长度 micostrip test board和600mil长度 micostrip add-in card

注意点一:edge finger pad不计入add-in card PCB走线,它是属于Connector的

Near-End Crosstalk测试:

trace length需要1.5英寸,目的是可以让SMA分开450mils,以保证可以连接网络分析仪的线。虽然比IL, RL的长很多,但是没有问题,因为Crosstalk对长度不敏感。

Vector Network Analyzer(VNA): 用来测试S参数的分析仪,用了50 Ω 的阻抗,因此所有的test trace必须保证50 Ω with a tolerance of +/- 5%的阻抗。(很重要,因为RL对阻抗匹配很敏感)

注意点二:The ground plane shall be removed underneath the edge fingers on the add-in card,这个硬件设计点也会影响Connector性能。

以下介绍Connector信号完整性测试步骤(2.5GT/s)


Insertion Loss/Return Loss步骤:

如果是测试Insertion Loss:

如果是测试Return Loss:

Near-End Crosstalk步骤:

例如1和3所为victim differential pair时

测试步骤见PCI Express™ Connector High Speed Electrical Test Procedure Revision 1.0  8.2.1节。

以下介绍Connector信号完整性测试步骤(5GT/s及以上)


其他速率见CEM手册

类似于2.5GT/s,提出对PCB走线、材质、微带线结构等要求。

The high-speed pins in Table 44 labeled 42.5 Ω, such as Tx3, must be terminated with 42.5 +/- 2 Ω
resistors to emulate the termination of an operating high-speed pair. The trace between the high-speed
edge finger or baseboard pin and the termination must have a characteristic impedance of 42.5 Ω
 

以下为CEM中信号完整性要求


Differential Insertion Loss: ≥-1.5dB@16GT/s

Differential Return Loss: ≤-8dB@16GT/s

Differential Near End Crosstalk: ≤-32dB@16GT/s

 

 

 

 

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值