国产AGM fpga试用过程/型号:AGRV2KL48

#之前一直使用的是Xilinx的fpga,其他厂家的使用的很少,为此有意将之前在ZYNQ7020上的FPGA工程项目转移到国产AGM AGRV2KL48之上也是一次尝试#

#由于之前没接触过,因此先从入门闪烁灯开始#

下载器以及测试板如下:

一、软件安装

此次用到的软件如下图所示:Quartus、Supra安装流程可以去AGM官网找到

二、生成项目

1、打开刚刚安装好的Supra:File-Pro-New Pro新建工程

2、Tools-Migrate输入设计信息

我这里输入设计名称、芯片型号AGRV2KL48

接下来需要选择一个ve文件,这个ve文件为IO的管脚位置设置文件,这个文件可以用txt文本编辑后更改为ve文件即可,如下:

3、设计生成next

4、Quartus打开工程并设计

写入逻辑

编译成功后其逻辑数不能超过2K

代码中用到了PLL的ip核,AGM的该型号支持PLLIP,其中关于pll的输入时钟,即系统时钟解释如下:(该款FPGA用了双晶振8M无源和50M有源,50M是纯cpld使用,8M无源是给内部纯mcu使用,其中PIN2引脚默认50MHz有源,这也是该芯片的一个优势)

Tools-Tcl生成vo文件

 

选择af_quartus-run

转到Supra生成bin文件Tools-Com

run

bin生成成功

三、下载

Tools-Pro

硬件连接(GND、TCK、TMS)

烧录方式选择CMSIS-DAP,Query device ID,program

OVer

之前逻辑的时候,把复位电平搞错了-OVER

  • 10
    点赞
  • 18
    收藏
    觉得还不错? 一键收藏
  • 1
    评论
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值