Quartus2_13.0新手使用教程
此次教程以Altera公司的FPGA芯片cyclone IV EP4CE10F17C8N为例,所以使用主要开发软件是其公司配套的quartus2_13.0,其中仿真软件使用modelsim10.5se、代码编辑软件notepad++7.6.6、辅助软件如画波形图的专业画图软件Visio 2013 pro。次文章只用于向第一次使用quartus2 13.0的朋友介绍使用方法,大佬切勿喷;方法有很多种,这里只提供作者自己的一种办法。欢迎大家讨论和补充!
首先,建立工程应先建立个文件夹并命名,在里面分别建立四个文件夹;
其中doc是存放项目有关的文档文件的,比如波形图、程序框图等等,qurtus_prj是存放quartus的工程文件,rtl是存放可综合的代码,即最后可生成硬件电路的代码,sim(tbxxx)是存放对可综合代码的仿真文件。
通常,在构思完程序和代码的基本思路并完成波形图的绘制,存放在doc文件夹后,在rtl文件里编写代码;新建一个文本文件,重新命名,并将后缀改为.v,打开后是在notepad里编写代码;
打开quartus2,在里面创建新的工程;
进入向导界面,点next,进行文件存放位置和命名;
第三个界面进入文件加载界面,可以加载已经写好的.v文件,这里先不加载;
进入器件选择界面,根据器件的参数筛选出对应的器件,具体根据所使用的芯片手册上的参数进行选择;
进入EDA工具的设置,依图进行设置;
最后完成,对设置进行检查,没问题—finish。
工程建立完毕,应进行代码的编译,而我们已经在notepad里编译过,这里只需加载,在Files里右键或双击加载文件;
添加进去后,点击三角形编译(全编译),查找rtl文件里代码语法错误;
编译完成后需对模块进行仿真,需要添加tsetbench测试文件,即将sim文件夹里的测试文件加载到实验工程,操作步骤同添加rtl文件;
下来进行仿真设置,点击assignments,点击settings;
选择仿真选项,在使用工具那栏选择modelsim,选择verilog语言时间参数默认,再添加仿真文件,其中output directory是仿真文件存放目录,可以放在sim里,这里选择默认路径;
进入添加仿真文件界面,设置的名称要与我们编写的模块名称相同,配置一系列设置如下
进入modelsim界面,左边命令窗口,可以看见在testbench中要求打印的数据,右边波形图,与设计要求的对比看是否一致以判断功能能否实现;
接下来进行管脚绑定,查找对应芯片资料和电路图,配置每个输入输出的管脚;
完成后再进行全编译,后准备烧录,点programmer,把项目目录中的sof文件添加进去,进行烧录;
之后讲讲程序的固化,要固化先生成jic文件,在文件选项处选择convert programming files;
选择jic文件,确定好存放目录及名称后(这里默认),器件选择EPCS16,选择Flash器件和要存放的sof文件;
完成后回到programmer界面,将原来添加的sof文件删除,改为添加jic文件,再进行烧录;
最后完成程序的固化,将FPGA重新启动后可以实现功能。