第七套
通常中断服务程序中有一条STI指令,其目的是:
A开放所有屏蔽中断 B允许低一级中断产生
C允许高一级中断产生 D允许同级中断产生
软中断INT n(n的范围是10H~FFH)的优先级的排列原则是:
A N值越小级别越高 B 无优先级别
C N值越大级别越高 D 随应用而定
在微机系统中,外围设备通过()与主板的系统总线相连
A 适配器 B 设备控制器 C 计数器 D 寄存器
将各种物理信号转换成电信号的装置:
A 采样保持器 B传感器 C模/数转换器 D数/模转换器
逐次逼近 ADC 0809
若将数字量转换为模拟电压,需要用到 DAC 转换器,若该转换芯片为电流输出,则需要外接 运算放大器
模数转换器的主要性能指标:分辨率, 精度,和转换时间
梯形电阻网络中的电阻是 R和2R
D/A转换器输出模拟电压的最大幅度不会超过参考电压
Cf 清零 CLC
当外设的输入信号变化很快时,应考虑在A/D转换器的输入端加入一个:采样保持器
多路模拟信号共有一个A/D转换器,需要使用:多路模拟开关
ADC0809的EOC引脚输出高电平,表示:启动A/D转换
ADC的工作过程:采样-保持-量化-编码
中断屏蔽器的作用是:
A 禁止外设向8259提出中断请求
B 禁止优先级较高的中断申请
C 禁止CPU响应8259提出的中断申请
D 禁止8259相应的某级中断申请传送给CPU
外设主动提出数据交换请求的数据传送方式是:
A无条件传送方式 B查询传送方式 C中断传送方式 D条件传送
8259A级联时,CAS0~CAS2的功能是
A 从片给主片送上申请中断的引脚号 B主片给从片送上被响应的从片编号
C 主片给从片送上响应的中断类型码 D从片给主片送上响应的中断类型码
设DH=10H,执行NEG DH后,正确的结果是:
A DH=10H,CF=1 B DH=0F0H,CF=0 C,DH=10H,CF=0 D DH=0F0H,CF=1
CPU在执行OUT DX,AL指令时,()寄存器的内容送到地址总线上
A AL B DX C AX D DL
通常外设接口中,往往有()端口才能满足和协调外设的工作要求
A 数据 B 数据 控制 C数据 控制 状态 D控制 缓冲
8086CPU工作在总线请求方式,会让出()总线
A 地址 B 数据 C 地址和数据 D地址数据和控制
输入控制发送器数据速率的时钟频率可以是数据传送波特率的()倍
A 1,16,64 B,1,32,64 C,16,32,64 D 16,64,128
存储系统中,通常SRAM芯片所用的控制信号有
A /CE /OE READY B/CE,/OE,/WE C,/CE,/WE,ALE D,/CE,/WE
control select control enable
下列中断,优先权级别最高的中断是
A NMI B INTR C单步中断 D INT n
0除法出错 3断点中断 4溢出中断 2 NMI 8~255 INTR 1单步中断
从启动一次存储器操作,到完成该操作所经历的时间,称为
A 读周期 B 写周期 C 存取时间 D 存储周期
存储周期(启动一次存储操作,到启动下一次操作的时间间隔)
用8255A的PA口和PC口的低四位组成一个键盘阵列,可最多识别()个按键
A 6 B 8 C 16 D 32
下列伪指令对符号名可以重复定义的是
A = B EQU C DB D DW
8086/8088CPU中采用()方式,保证在有多个中断源的系统中,只有一个中断源被CPU处理
A 中断向量 B 向量中断 C 优先排队 D 并行工作
在DMA方式下,外设数据输入到内存的路径是
A 外设-CPU-dmac-内存
B 外设-dmac-内存
C 外设-存储器
D 外设-数据总线-存储器
DMAC的控制过程
- 简述 DMA 传送的过程。
答:一次 DMA 传送过程由传送前的预处理、数据传送、传送结束 3 个阶段组成。
①预处理是由 CPU 完成的。当 CPU 执行到读写 I/O 设备调用语句时,启动 DMA 传送过程,
- DAM 卡送入设备识别信号、启动设备,测试设备运行状态,送入内存地址初值,传送数据个数,DMA 的功能控制信号等,之后,CPU 继续执行原来程序。
②数据传送在 DMA 卡控制下自动完成。DMAC 向 CPU 发出请求总线使用权的信号,若总
线空闲,总线控制器将送响应回答信号给 DMAC,DMAC 取得总线使用权,启动数据传送过程。
③传送结束处理, DMAC 将向 CPU 发出请求信号,CPU 响应这一请求后,结束数据传送。
在进入DMA 工作方式之前,DMA控制器当做CPU总线上的一个
A I/O设备。 BI/O接口 C 主处理器 D 协处理器
要使8253输出一个时钟周期宽度的负脉冲可选择哪几种工作方式?
A 2,4,0 B,0,4,5 C 2,4,5 D 1,4,5