存储器层次结构

存储器系统是一个具有不同容量、成本和访问时间的储存容器。CPU寄存器保存着最常用的数据。靠近CPU的高速缓存存储器作为一部分存储在相当慢速的主存储器中数据和指令的缓存区域。

一、随机访问存储器
随机访问存储器:RAM,分为两类,静态的(SRAM)和动态的(DRAM)。静态RAM相比动态RAM来说,速度更快,价格更高,因此SRAM常用来作高速缓存存储器,而DRAM常用来作内存。
(1)SARM
早期计算机系统的存储器层次结构只有三层:CPU寄存器、DRAM主存储器和磁盘存储。不过由于CPU和主存之间逐渐增大的差距,我们在他们之间插入了一个小的SRAM高速缓存存储器,称为L1高速缓存。之后又在L1与主存之间插入了更大的高速缓存,称为L2高速缓存。有些现代系统还包括有一个更大的,L3高速缓存。为方便讨论,我们假设CPU和主存之间只存在L1高速缓存.
(2)DRAM
DRAM芯片中的单元(位)被分成了d个超单元(字),每个超单元都是由w个位组成的。因此总位数就是dw.这d个超单元,被组织成了r行c列的长方形阵列,所以d=rc。这样,每个超单元就可以用(i,j)这样的地址来索引,i表示行,j表示列。
比如一个168的DRAM芯片,d=16,w=8。可以组织成44=16的阵列,这样,地址信息用2位来传输就可以了,因为2^2=4,数据信息用8位来传输。
(3)非易失性存储器非易失性存储器
RAM如果掉电的话,就会失去存储内容,因此他们是易失的。
而非易失性存储器

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值