![](https://img-blog.csdnimg.cn/20201014180756928.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
机组实验
文章平均质量分 65
Bronya0019
愿你永远心存炽热
展开
-
汉字字库存储芯片扩展实验
一.设计要求设计目的理解存储系统进行位扩展、字扩展的基本原理能利用相关原理解决实验中汉字字库的存储扩展问题实现汉字字库存储器的填充试验任务实现16×16点阵的标准汉字字库利用容量扩展的方式构建汉字字库利用4片容量ROM替换原有存储器二.方案设计汉字字库:利用区号和位号进行检索的字形码存储器区位码转逻辑电路:(区号-1)*94+位号-1一个汉字字形码需要3232=1024位,在logisim中ROM存储器最多32位,应该进行位扩展,则需要1024/32=32片 16K32位RO原创 2022-04-25 19:04:26 · 23103 阅读 · 6 评论 -
原码一位乘法器设计
一.设计要求利用logisim平台中现有运算部件构建一个原码一位乘法器,掌握寄存器电路设计和一位乘法的基本原理,实现8×8无符号数乘法器。具体内容:在 alu.circ 文件中原码一位乘法器子电路中增加控制电路和数据通路使得该电路能自动完成 8 位无符号数的一位乘法运算,设置引脚初始值,然后驱动时钟自动仿真,电路可自动完成运算,运算结束结果传输到输出引脚,运算结束时电路应该自动停止。二.方案设计例如4×4结果为8位, X的值为1101,Y的数值为1011,求X·Y数值的过程如下:8×8无符号数原创 2022-04-11 21:22:19 · 2780 阅读 · 0 评论 -
8位可控加减法电路设计
一、设计要求 利用Logisim平台中现有运算部件构建一个8位可控加减法器,可支持八位加减法,利用已经封装全加器和逻辑门进行连接,要求实现相应的输出,判断是否溢出。二、方案设计实验原理: [A]补+[B]补 = [A+B]补(mod2^n+1) 公式1 [A-B]补 = [A]补+[-B]补(mod2^n+1) 公式2FA为全加器,利用全加器实现加减法,难点在于实验减法,对输入的[Y]补各位取反加一即为[-Y]补,利用公式2,就可以将减法转化为加法再利用全加原创 2022-03-30 17:58:56 · 12108 阅读 · 2 评论